电子技术基础(数字部分第五版课件:TTL逻辑门电路.pptx
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《电子技术基础(数字部分第五版课件:TTL逻辑门电路.pptx》由用户(晟晟文业)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 电子技术 基础 数字 部分 第五 课件 TTL 逻辑 门电路
- 资源描述:
-
1、1、逻辑门逻辑门:实现基本逻辑运算和复合逻辑运算的单元电路。实现基本逻辑运算和复合逻辑运算的单元电路。2、逻辑门电路的分类逻辑门电路的分类二极管门电路二极管门电路三极管门电路三极管门电路TTL门电路门电路MOS门电路门电路PMOS门门CMOS门门逻辑门电路逻辑门电路分立门电路分立门电路集成门电路集成门电路NMOS门门3.1.1 数字集成电路简介数字集成电路简介1.CMOS集成电路集成电路:广泛应用于超大规模、甚大规模集成电路广泛应用于超大规模、甚大规模集成电路 40004000系列系列74HC 74HCT74VHC 74VHCT速度慢速度慢与与TTL不不兼容兼容抗干扰抗干扰功耗低功耗低74LV
2、C 74VAUC速度加快速度加快与与TTL兼容兼容负载能力强负载能力强抗干扰抗干扰功耗低功耗低速度两倍于速度两倍于74HC与与TTL兼容兼容负载能力强负载能力强抗干扰抗干扰功耗低功耗低低低(超低超低)电压电压速度更加快速度更加快与与TTL兼容兼容负载能力强负载能力强抗干扰功耗低抗干扰功耗低 7474系列系列74LS系列系列74AS系列系列 74ALS2.TTL 集成电路集成电路:广泛应用于中大规模集成电路广泛应用于中大规模集成电路3.1.1 数字集成电路简介数字集成电路简介3.1.2 逻辑门电路的一般特性逻辑门电路的一般特性1.1.输入和输出的高、低电平输入和输出的高、低电平 vO vI 驱动
3、门驱动门G1 负载门负载门G2 1 1 输出高电平的下限值输出高电平的下限值 VOH(min)输入低电平的上限值输入低电平的上限值 VIL(max)输入高电平的下限值输入高电平的下限值 VIL(min)输出低电平的上限值输出低电平的上限值 VOH(max)输出输出高电平高电平+VDD VOH(min)VOL(max)0 G1门门vO范围范围 vO 输出输出低电平低电平 输入输入高电平高电平VIH(min)VIL(max)+VDD 0 G2门门vI范围范围 输入输入低电平低电平 vI VNH 当前级门输出高电平的最小当前级门输出高电平的最小值时值时允许负向噪声电压的最大值允许负向噪声电压的最大值
4、。负载门输入高电平时的噪声容限:负载门输入高电平时的噪声容限:VNL 当前级门输出低电平的最大当前级门输出低电平的最大值时值时允许正向噪声电压的最大值允许正向噪声电压的最大值负载门输入低电平时的噪声容限负载门输入低电平时的噪声容限:2.噪声容限噪声容限VNH=VOH(min)VIH(min)VNL=VIL(max)VOL(max)在保证输出电平不变的条件下,输入电平允许波动的范围。它表在保证输出电平不变的条件下,输入电平允许波动的范围。它表示门电路的抗干扰能力示门电路的抗干扰能力 1 驱动驱动门门 vo 1 负载门负载门 vI 噪声噪声 类型类型参数参数74HCVDD=5V74HCTVDD=5
5、V74LVCVDD=3.3V74AUCVDD=1.8VtPLH或或tPHL(ns)782.10.93.传输延迟时间传输延迟时间传输延迟时间是表征门电路开关速度传输延迟时间是表征门电路开关速度的参数,它说明门电路在输入脉冲波的参数,它说明门电路在输入脉冲波形的作用下,其输出波形相对于输入形的作用下,其输出波形相对于输入波形延迟了多长的时间波形延迟了多长的时间。CMOS电路传输延迟时间电路传输延迟时间 tPHL 输出输出 50%90%50%10%tPLH tf tr 输入输入 50%50%10%90%4.4.功耗功耗静态功耗:指的是当电路没有状态转换时的功耗,即门电路空载时静态功耗:指的是当电路没
6、有状态转换时的功耗,即门电路空载时电源总电流电源总电流ID与电源电压与电源电压VDD的乘积。的乘积。5.5.延时延时 功耗积功耗积是速度功耗综合性的指标是速度功耗综合性的指标.延时延时 功耗积功耗积,用符号,用符号DP表示表示扇入数:取决于逻辑门的输入端的个数。扇入数:取决于逻辑门的输入端的个数。6.6.扇入与扇出数扇入与扇出数动态功耗:指的是电路在输出状态转换时的功耗,动态功耗:指的是电路在输出状态转换时的功耗,对于对于TTL门电路来说,静态功耗是主要的。门电路来说,静态功耗是主要的。CMOS电路的静态功耗非常低,电路的静态功耗非常低,CMOS门电路有动态功耗门电路有动态功耗扇出数:是指其在
7、正常工作情况下,所能带同类门电路的最大数目。扇出数:是指其在正常工作情况下,所能带同类门电路的最大数目。(a)a)带拉电流负载带拉电流负载当负载门的个数增加时,总的拉电流将增加,会引起输出高电压当负载门的个数增加时,总的拉电流将增加,会引起输出高电压的降低。但不得低于输出高电平的下限值,这就限制了负载门的的降低。但不得低于输出高电平的下限值,这就限制了负载门的个数。个数。)(I)(IN负载门负载门驱动门驱动门IHOHOH 高电平高电平扇出数扇出数:IOH:驱动门的输出端为高电平电流驱动门的输出端为高电平电流IIH:负载门的输入电流负载门的输入电流。(b)带灌电流负载带灌电流负载)(I)(IN负
8、负载载门门驱驱动动门门ILOLOL 当负载门的个数增加时,总的灌电流当负载门的个数增加时,总的灌电流IOL将增加,同时也将引起将增加,同时也将引起输出低电压输出低电压VOL的升高。当输出为低电平,并且保证不超过输的升高。当输出为低电平,并且保证不超过输出低电平的上限值。出低电平的上限值。IOL:驱动门的输出端为低电平电流驱动门的输出端为低电平电流IIL:负载门输入端电流之和负载门输入端电流之和电路类型电路类型电源电电源电压压/V传输延传输延迟时间迟时间/ns静态功耗静态功耗/mW功耗延迟积功耗延迟积/mW-ns直流噪声容限直流噪声容限输出逻输出逻辑摆幅辑摆幅/VVNL/VVNH/VTTLCT5
9、4/74510151501.22.23.5CT54LS/74LS57.52150.40.53.5HTL158530255077.513ECLCE10K系列系列5.2225500.1550.1250.8CE100K系列系列4.50.7540300.1350.1300.8CMOSVDD=5V5455103225 1032.23.45VDD=15V151215103180 1036.59.015高速高速CMOS5811038 1031.01.55各类数字集成电路主要性能参数的比较各类数字集成电路主要性能参数的比较3.2 TTL逻辑门逻辑门3.2.1 BJT的开关特性的开关特性3.2.2 基本基本BJ
10、T反相器的动态特性反相器的动态特性3.2.3 TTL反相器的基本电路反相器的基本电路3.2.4 TTL逻辑门电路逻辑门电路3.2.5 集电极开路门和三态门集电极开路门和三态门3.2.6*BiMOS门电路门电路3.2 TTL逻辑门逻辑门3.2.1 BJT的开关特性的开关特性iB 0,iC 0,vOVCEVCC,c、e极之间近似于开路极之间近似于开路,vI=0V时时:iB VCC/RC,iC VCC/RC,vOVCE0.2V,c、e极之间近似于短路。极之间近似于短路。vI=5V时时:iCICSVRCCc很小,约为数很小,约为数百欧,相当于百欧,相当于开关闭合开关闭合可变可变 很大,约为很大,约为数
11、百千欧,相数百千欧,相当于开关断开当于开关断开 c、e间等间等效内阻效内阻VCES 0.20.3 VVCEVCCiCRcVCEO VCC管压降管压降 且不随且不随iB增加而增加而增加增加ic iBiC 0集电极电集电极电流流 发射结和集电发射结和集电结均为正偏结均为正偏 发射结正偏,发射结正偏,集电结反偏集电结反偏 发射结和集发射结和集电结均为反偏电结均为反偏偏置情况偏置情况工工作作特特点点 iB iB0条件条件饱饱 和和放放 大大截截 止止工作状态工作状态BJT的开关条件的开关条件 0 iB CSI CSI2.BJT的开关时间的开关时间从截止到导通从截止到导通开通开通时间时间ton(=td+
12、tr)从导通到截止从导通到截止关闭时间关闭时间toff(=ts+tf)BJT饱和与截止两种状态的相饱和与截止两种状态的相互转换需要一定的时间才能完成。互转换需要一定的时间才能完成。CL的充、放电过程均需经历一定的充、放电过程均需经历一定的时间,必然会增加输出电压的时间,必然会增加输出电压 O波波形的上升时间和下降时间,导致基形的上升时间和下降时间,导致基本的本的BJT反相器的开关速度不高。反相器的开关速度不高。3.2.2基本基本BJT反相器的动态性能反相器的动态性能若带电容负载若带电容负载故需设计有较快开关速度的实用型故需设计有较快开关速度的实用型TTL门电路。门电路。输出级输出级T3、D、T
13、4和和Rc4构构成推拉式的输出级。成推拉式的输出级。用于提高开关速度用于提高开关速度和带负载能力。和带负载能力。中间级中间级T2和电阻和电阻Rc2、Re2组成,从组成,从T2的集电结和发射的集电结和发射极同时输出两个相极同时输出两个相位相反的信号,作位相反的信号,作为为T T3 3和和T T4 4输出级的输出级的驱动信号;驱动信号;Rb1 4k W Rc2 1.6k W Rc4 130 W T4 D T2 T1+vI T3+vO 负载 Re2 1K W VCC(5V)输入级输入级 中间级中间级输出级输出级 3.2.3 TTL反相器的基本反相器的基本电路电路1.1.电路组成电路组成输入级输入级T
14、1和电阻和电阻Rb1组成。用于提组成。用于提高电路的开关速度高电路的开关速度2.TTL反相器的工作原理(逻辑关系、性能改善)反相器的工作原理(逻辑关系、性能改善)(1 1)当输入为低电平()当输入为低电平(I I =0.2 V)mA 0251 1B1CCB1.RvVi 0 BS1 IBS1B1Ii T1 深度饱和深度饱和V 3.6V 70705DBE4B4O ).(vvvv截止截止导通导通导通导通截止截止饱和饱和低电平低电平T4D4T3T2T1输入输入高电平高电平输出输出T2、T3截止,截止,T4、D导通导通(2)当输入为高电平()当输入为高电平(I=3.6 V)T2、T3饱和导通饱和导通 T
15、1:倒置的放大状态。倒置的放大状态。T4和和D截止。截止。使输出为低电平使输出为低电平.vO=vC3=VCES3=0.2V输入输入A输出输出L0110逻辑真值表逻辑真值表 逻辑表达式逻辑表达式 L =A 饱和饱和截止截止T4低电平低电平截止截止截止截止饱和饱和倒置工作倒置工作高电平高电平高电平高电平导通导通导通导通截止截止饱和饱和低电平低电平输出输出D4T3T2T1输入输入(3)采用输入级以提高工作速度)采用输入级以提高工作速度 当当TTL反相器反相器 I由由3.6V变变0.2V的瞬间的瞬间 T2、T3管的状态变化滞管的状态变化滞后于后于T1管,仍处于导通管,仍处于导通状态。状态。T1管管Je
展开阅读全文