微处理器体系结构及关键技术课件.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《微处理器体系结构及关键技术课件.ppt》由用户(晟晟文业)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 微处理器 体系结构 关键技术 课件
- 资源描述:
-
1、Temp寄寄存存器器组组控制部件IRAB bufferDB bufferPCALU协调和控制计算机各部件,执行指令序列协调和控制计算机各部件,执行指令序列l 指令译码、执行指令译码、执行l 算数和逻辑运算算数和逻辑运算l 与存储器和外设交换数据与存储器和外设交换数据l 提供系统所需控制提供系统所需控制 CPU功能数据通路控制器CPU主存储器输入/输出u 处理器基本功能结构处理器基本功能结构数据通路通用寄存器R 累加器ACC 程序计数器PC 指令寄存器IR 状态标志寄存器FR 地址寄存器MAR 数据缓冲器MBR ALU ALU总线基本的二进制算术、逻辑及移位运算;根据运算结果设置状态标志(进/借
2、位、溢出等)控制器指令译码微命令序列控制逻辑时序+控制电平指令地指令地址计算址计算取指令取指令指令指令译码译码计算操作计算操作数地址数地址取操作数取操作数运算运算计算操作计算操作数地址数地址存操作数存操作数指令系统硬件软件硬件功能设置相应指令(格式、类型、寻址方式)配置译码逻辑(安排时序、微命令序列)配置数据通路(ALU、寄存器)确定总体结构(总线设计)指令系统控制器设计u 设计步骤设计步骤生成中央时钟信号生成执行基本指令周期所需的控制信号响应中断或异常事件请求u 控制器设计控制器设计时序控制部件:脉冲源时序控制部件:脉冲源+分频逻辑;用以产生各种系统分频逻辑;用以产生各种系统所需的、满足时序
3、要求的时钟信号所需的、满足时序要求的时钟信号现代控制器设计趋势现代控制器设计趋势:l 采用非集中控制模式,采用非集中控制模式,I/O和和M拥有各自的控制器,拥有各自的控制器,从而变为自主的功能部件。从而变为自主的功能部件。l I/O和和M采用异步控制。采用异步控制。l 按照微控制命令的形成按照微控制命令的形成方式,控制器可分为随机逻方式,控制器可分为随机逻辑和微程序两种基本类型。辑和微程序两种基本类型。针对CPU中控制器逻辑由硬件逻辑实现指令集结构优化指令结构,以减小硬件逻辑复杂度可通过简化指令减少所使用的门电路总数从而减少制造费可通过简化指令减少所使用的门电路总数从而减少制造费用。用。指令集
4、结构与硬件逻辑方程之间存在着密切联系,指令集结构与硬件逻辑方程之间存在着密切联系,设计设计过程复杂。过程复杂。重用性差,设计成果很少能再利用到以后的新重用性差,设计成果很少能再利用到以后的新CPUCPU设计中。设计中。适用于较简单的指令集结构。适用于较简单的指令集结构。寄存器堆中的某个地址寄存器通过寄存器堆中的某个地址寄存器通过MUX寻址存储寻址存储器,获得器,获得ALU的一个操作数;的一个操作数;另一个操作数来自于寄存器堆中的数据寄存器;另一个操作数来自于寄存器堆中的数据寄存器;ALU的结果值被回写入寄存器堆。的结果值被回写入寄存器堆。1.指令集结构驱动硬件的逻辑方程指令集结构驱动硬件的逻辑
5、方程 定义所需的指令集结构;定义所需的指令集结构;根据指令集决定硬件逻辑及状态机;根据指令集决定硬件逻辑及状态机;2.硬件逻辑方程反馈到指令集结构硬件逻辑方程反馈到指令集结构 对指令集结构做必要的修改和优化;对指令集结构做必要的修改和优化;最大限度地减少逻辑复杂度;最大限度地减少逻辑复杂度;随机逻辑随机逻辑CPU的设计步骤的设计步骤指令集指令集结构结构 硬件逻硬件逻辑方程辑方程 指令由若干微指令组成,每条指令对应一组微指令(微码),对指令的译码从硬件逻辑设计变成设计微指令(软件)。指令微码控制逻辑由于在指令和控制逻辑中间增加“微码”对指令的解释更灵活修改指令集不需要重新设计硬件芯片的纰漏可能通
6、过微码修复“微码补丁”适用复杂指令,减少指令数,提高读取指令速度指令集与硬件逻辑设计分离pcdecode微码ROMIR每个指令周期开始将存储器中的指令写入IR指令译码,确定执行这条指令的微码程序在微码ROM的起始地址,将这个地址写入pcpc通过寻址微码ROM,得到微码,写入IRIR译码后通过控制线向机器提供控制信号pc地址加1得到下一条微指令地址,重复上述过程,直到该指令的整个微码程序结束IR指令微控制译码+1pcdecodeMicrocodeROMIRdecodeRegister FileTempALUResultPCMemoryIR基本时钟周期基本时钟周期存储器读存储器读寄存器读寄存器读存
7、储器写存储器写寄存器写寄存器写数据通路微指令涉及的控制信息微指令涉及的控制信息微操作所需的数/地址微操作执行的算术逻辑功能存储器读写操作控制多路分支的逻辑条件下一个微地址微码结构与随机逻辑结构比较一条指令一个微程序(一组微指令)多个微操作(微控制)(微控制)IR译码IR译码操作码(operation code,opcode):需要完成的操作源操作数(source operand reference):操作所需的输入结果操作数(result operand reference):操作产生的结果下一条指令引用(next instruction reference):告诉CPU到哪里取下一条指令。操
展开阅读全文