电大本科计算机组成原理期末考试复习试题库.doc
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《电大本科计算机组成原理期末考试复习试题库.doc》由用户(三亚风情)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 电大 本科 计算机 组成 原理 期末考试 复习 试题库
- 资源描述:
-
1、 .二、判断题:判断下列说法是否正确,并说明理由。1只有定点数运算才可能溢出,浮点数运算不会产生溢出。 ( X )2间接寻址是指指令中间接给出操作数地址。 ( )3程序计数器的位数取决于指令字长,指令寄存器的位数取决于机器字长。 (X )4半导体RAM信息可读可写,且断电后仍能保持记忆。 (X )5DMA传送方式时,DMA控制器每传送一个数据就窃取个指令周期。 ( X )1两个补码数相加,只有在最高位都是l时有可能产生溢出。( )2相对寻址方式中,操作数的有效地址等于程序计数器容与偏移量之和。( )3指令是程序设计人员与计算机系统沟通的媒介;微指令是计算机指令和硬件电路建立联系的媒介。( )4
2、半导体ROM是非易失性的,断电后仍然能保持记忆。( )5在统一编址方式下,CPU访问IO端口时必须使用专用的IO指令。( )1ASCII编码是一种汉字字符编码;2一般采用补码运算的二进制减法器,来实现定点二进制数加减法的运算;3在浮点数表示法中,阶码的位数越多,能表达的数值精度越高;4只有定点数运算才可能溢出,浮点数运算不会产生溢出。1变址寻址需要在指令中提供一个寄存器编号和一个数值。2计算机的指令越多,功能越强越好。3程序计数器PC主要用于解决指令的执行次序。4微程序控制器的运行速度一般要比硬连线控制器更快。1CPU访问存储器的时间是由存储器的容量决定的,存储器容量越大,访问存储器所需的时间
3、越长。2引入虚拟存储系统的目的,是为了加快外存的存取速度。3按主机与接口间的数据传送方式,输入/输出接口可分为串行接口和并行接口。4DMA控制器通过中断向CPU发DMA请求信号。一、 填空题(把正确的答案写进括号。每空1分,共30分)1计算机系统由硬件系统和软件系统构成,计算机硬件由(运算器)、(控制器)、(存储器)、输入设备和输出设备等五部分组成。 2运算器是计算机进行数据处理的部件,主要具有算术运算和(逻辑运算)的处理功能。运算器主要由算术逻辑单元(ALU)、(累加器)、(各种通用寄存器)和若干控制电路组成。3执行一条指令,要经过(读取指令),(分析指令)和(执行指令)所规定的处理功能三个
4、阶段完成,控制器还要保证能按程序中设定的指令运行次序,自动地连续执行指令序列。1. 主频是计算机的一个重要指标,它的单位是 (MH2) ;运算速度的单位是MIPS, 也就是 (每秒百万指令数) 。 2十进制到二进制的转换,通常要区分数的 (整数) 部分和 (小数) 部分,并分别 按 (除2取余数) 和 (乘2取整数) 部分两种不同的方法来完成。 3寻址方式要解决的问题是如何在指令巾表示一个操作数的地址,如何用这种表示得到操作数、或怎样计算出操作数的地址。表示在指令中的操作数地址通常被称为 (形式地址) ;用这种形式地址并结合某些规则,可以计算出操作数在存储器中的存储单元地址,这地址被称为数据的
5、 (物理(有效)地址) 4三级不同的存储器,是用读写速度不同、存储容量不同、运行原理不同、管理使用方法也不尽相同的不同存储器介质实现的。高速缓冲存储器使用 (静态存储器芯片) 实 现,上存储器使用 (动态存储器芯片) 实现,而虚拟存储器则使用 (快速磁盘设备) 上的片存储区。 5在计算机主机和IO设备之间,可以采用不同的控制方式进行数据传送。通常分为以下五种方式,即 (程序直接控制方式) 、 (程序中断传送方式) 、(直接存储器存取方式) 、 (IO通道控制方式) 和 (外围处理机方式) 。 1计算机字长一般指的是 (总线宽度) ,所谓n比特的CPU,其中的n是指 (数据总线宽度) 。 2任何
6、进位计数制都包含两个基本要素,即 (基数) 和 (位权) 。在8进制计数中,基数为 (8) ,第i位上的位权是 (8i) 。 3当前流行的计算机系统中,广泛采用由三种运行原理不同、性能差异很大的存储介质,来分别构建 (高速缓冲存储器) 、 (主存储器) 和 (虚拟存储器) ,再将它们组成通过计算机硬软件统一管理与调度的三级结构的存储器系统。 4计算机输入输出子系统,通常由 (计算机总线) 、 (输入输出接口) 和 (输入输出设备) 等3个层次的逻辑部件和设备共同组成, (计算机总线) 用于连接计算机的各个部件为一体,构成完整的整机系统,在这些部件之间实现信息的相互沟通与传送。 5可以从不同的角
7、度对打印机进行分类。从 (印字方式) 的角度来分,可以把打印机分成击打式和非击打式,击打式打印机又被分为 (点阵式) 和 (活字式) 两种。非击打式打印机是通过 (静电) 和 (喷墨) 等非机械撞击方式完成在纸上着色。 12答案: 3在一个二进制编码的系统中,如果每个数据同一位上的符号“1”都代表确定的值,则该编码系统属于 有权码 ,该值被称为这个数位的 位权 ,计算一个数据表示的十进制的值时,可以通过把该数据的所有取值为1 数位的位权 累加求和来完成。4计算定点小数补码一位除时,是用被除数和除数的补码表示直接计算商的 补码 表示的结果。求得每位商的依据,是比较被除数和中间步骤的差与除数的 绝
8、对值 的大小,其规则是:(1)开始时,当被除数与除数同号,用 减 运算求第一位商,当被除数与除数异号,用 加 运算求第一位商;(2)当计算的结果与除数 (同号) ,该位商为1,求下一位商时要用(减)运算完成,结果与除数(异号)时,该位商为0,求下一位商时要用 (加) 运算完成;(3)对运算的结果左移一位写回开始时存放 (被除数) 的累加器,对存放商的寄存器的容也同时 (左移) 一位。接下来开始求下一位商。(4)用此办法计算,如果结果不溢出,商的符号和数值位是用相同的办法计算出来的,严格他说,此时求出的商是 (反) 码表示的结果,对正的商,也就是补码表示,对负的商,应该再在最低位 (加1) 后才
9、是真正的补码表示的商;为了简单,也可以不去区分商的符号,商的最低位不再经过计算得到,而是恒置为 (1) 。5在计算机系统中,地址总线的位数决定了存储器 (最大的可寻址) 空间,数据总线的位数与它的工作频率的乘积 (正比于)该总线最大的输入输出能力。6使用阵列磁盘可以比较容易地增加磁盘系统的 (存储容量),提高磁盘系统的读写速度,能方便地实现磁盘系统的 (容错) 功能。一、选择题(每小题3分,共30分)1下列数中最小的数是( C ) A(1O1001)2: B(52)8 C (00101001)BCD D (233)16 21946年研制成功的第一台计算机称为,1949年研制成功的第一台程序存的
10、计算机称为 。( B ) AEDVAC,MARKI B ENIAC,EDSAC CENIAC,MARKI DENIAC,UNIVACI 3冯.诺依曼机工作方式的基本特点是( A )。 A 多指令流单数据流 B 按地址访问并顺序执行指令 c 堆栈操作 D 存储器按部选择地址 4两个补码数相加,只有在最高位相同时会有可能产生溢出,在最高位不同时(C )。 A 有可能产生溢出 B 会产生溢出C 一定不会产生溢出 D 不一定会产生溢出 5在指令的寻址方式中,寄存器寻址,操作数在( AB )中,指令中的操作数是( )。 A 通用寄存器 B,寄存器编号 C 存单元 D操作数的地址 E操作数地址的地址 F操
11、作数本身 G指令 6关于操作数的来源和去处,表述不正确的是(D )。 A 第一个来源和去处是CPU寄存器 B 第二个来源和去处是外设中的寄存器 C 第三个来源和去处是存中的存贮器 D第四个来源和去处是外存贮器 7对磁盘进行格式化,在一个记录面上要将磁盘划分为若干,在这基础上,又要将划分为若干。(A) A磁道,磁道,扇区 B扇区,扇区,磁道 C 扇区,磁道,扇区 D磁道,扇区,磁道 8在采用DMA方式的IO系统中,其基本思想是在( B )之间建立直接的数据通路。 ACPU与外围设备 B 主存与外围设备 C 外设与外设 DCPU与主存1冯诺依曼机工作方式的基本特点是( B )。 A,多指令流单数据
12、流 B. 按地址访问并顺序执行指令 C. 堆栈操作 D. 存储器按部选择地址 2计算机系统中的存储器系统是指,没有外部存储器的计算机监控程序可以存 放在 中。( D ) ARAM,CPU B ROM,RAM C. 主存储器,RAM和ROM D. 主存储器和外存储器,ROM 3某机字长16位,采用定点小数表示,符号位为1位,尾数为15位,则可表示的最大正小数为,最小负小数为。( C ) A +(216一1),一(12-15) B +(215一1),一(12-16) C, +(1215),一(1一2-15) D+(215一1),(1215) 4在定点数运算中产生溢出的原因是( C )。 A. 运算
13、过程中最高位产生了进位或借位 B参加运算的操作数超出了机器的表示围 C. 运算的结果的操作数超山了机器的表示围D寄存器的位数太少,不得不舍弃最低有效位5. 间接寻址是指( D )。 A,指令中直接给出操作数地址 B指令中直接给出操作数 C指令中间接给出操作数 D. 指令中间接给出操作数地址6输入输出指令的功能是( C )。 A. 进行算术运算和逻辑运算 B进行主存与CPU之间的数据传送 C进行CPU和IO设备之间的数据传送 D. 改变程序执行的顺序 7某计算机的字长是8位,它的存储容量是64KB,若按字编址,那么它的寻址围应该是( B )。 A0128K B064K C,032K D0一16K
14、 8若主存每个存储单元为16位,则( B )。 A. 其地址线也为16位 B其地址线与16无关 C. 其地址线为“位 D其地址线与16有关 9在计算机IO系统中,在用DMA方式传送数据时,DMA控制器应控制( D )。 A. 地址总线 B数据总线 C控制总线 D. 以上都是1o在计算机总线结构的单机系统中,三总线结构的计算机的总线系统由( B )组成, A. 系统总线、存总线和l()总线 B数据总线、地址总线和控制总线 C. 部总线,系统总线和IO总线 D,ISA总线、VESA总线和PCI总线 1完整的计算机系统应该包括( D )。 A运算器、存储器和控制器 B外部设备和主机 C主机和实用程序
15、 D配套的硬件设备和软件系统 2迄今为止,计算机中的所有信息仍以二进制方式表示的原因是,计算机硬件 能直接执行的只有。( C ) A. 节约元件,符号语言 B运算速度快,机器语言和汇编语言 C. 物理器件性能所致,机器语言 D. 信息处理方便,汇编语言 3下列数中最小的数是( C )。 A(1010010)2 B(512)8 C(00101000)BCD D(235)16 4定点数补码加法具有两个特点:一是符号位( B );二是相加后最高位上的进位要 舍去。 A. 与数值位分别进行运算 B与数值位一起参与运算 C. 要舍去D表示溢出 5长度相同但格式不同的2种浮点数,假设前者阶码长、尾数短,后
16、者阶码短、尾数长,其他规定均相同,则它们可表示的数的围和精度为( B )。 A两者可表示的数的围和精度相同 B前者可表示的数的围大但精度低 C. 后者可表示的数的围大且精度高 D前者可表示的数的围大且精度高6立即寻址是指( B )。 A. 指令中直接给出操作数地址 B指令中直接给出操作数 C. 指令中间接给出操作数 D指令中间接给出操作数地址7在控制器中,必须有一个部件,能提供指令在存中的地址,服务于读取指令,并接收下条将被执行的指令的地址,这个部件是( C )。 AIP BIR CPC DAR8某计算机的字长是16位,它的存储容量是64KB,若按字编址,那么它的寻址围应该是( B)。 A06
17、4K B032K C064KB D032KB9在采用DMA方式的IO系统中,其基本思想是在( B )之间建立直接的数据通路。 A. CPU与外围设备 B主存与外围设备 C. 外设与外设 DCPU与主存10在单级中断系统中,CPU一旦响应中断,则立即关闭( C )标志,以防止本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。 A中断允许 B. 中断请求 C中断屏蔽 D中断响应答案:A2在定点二进制运算器中,加法运算一般通过( D )来实现。 A. 原码运算的二进制加法器 B反码运算的二进制加法器 C. 补码运算的十进制加法器 D补码运算的二进制加法器 3定点数补码加法具有两个特点:一是符
18、号位与数值位一起参与运算;二是相加后最高位上的进位( C )。 A与数值位分别进行运算 B与数值位一起参与运算 C. 要舍去 D表示溢出 4长度相同但格式不同的2种浮点数,假设前者阶码长、尾数短,后者阶码短、尾数长,其他规定均相同,则它们可表示的数的围和精度为( C )。 A两者可表示的数的围和精度相同 B前者可表示的数的围大且精度高C. 后者可表示的数的围小但精度高 D. 前者可表示的数的围小且精度高5直接寻址是指( A )。 A指令中直接给出操作数地址 B指令中直接给出操作数 C. 指令中间接给出操作数 D指令中间接给出操作数地址 6堆栈寻址的原则是( B )。 A随意进出 B后进先出 C
19、. 先进先出 D后进后出 7组成硬连线控制器的主要部件有( B )。 APC、IP BPC、IR CIR、IP D。AR、IP 8微程序控制器中,机器指令与微指令的关系是( B )。 A每一条机器指令由一条微指令来执行 B每一条机器指令由一段用微指令编成的微程序来解释执行 C. 一段机器指令组成的程序可由一条微指令来执行 , D. 一条微指令由若干条机器指令组成 9若主存每个存储单元存8位数据,则( B )。 A其地址线也为8位 B. 其地址线与8无关 C. 其地址线为16位 D. 其地址线与8有关 10CPU通过指令访问Cache所用的程序地址叫做(A )。 A逻辑地址 B物理地址 C. 虚
20、拟地址 D,真实地址 11在独立编址方式下,存储单元和IO设备是靠(A )来区分的。 A. 不同的地址和指令代码 B不同的数据和指令代码 C. 不同的数据和地址 D不同的地址 , 12,在采用DMA方式高速传输数据时,数据传送是通过计算机的( D )传输的。 A控制总线 B专为DMA设的数据总线 C地址总线 D数据总线15答案:BABCB6输入输出指令的功能足( C)。 A进行算术运算和逻辑运算 B.进行主存与CPU之间的数据传送 C进行CPU和IO设备之间的数据传送 D.改变程序执行的顺序 7微程序控制器中,机器指令与微指令的关系是( D )。 A.一段机器指令组成的程序可由一条微指令来执行
展开阅读全文