书签 分享 收藏 举报 版权申诉 / 109
上传文档赚钱

类型[新版]数字电路与逻辑设计-第4章课件.ppt

  • 上传人(卖家):三亚风情
  • 文档编号:3604949
  • 上传时间:2022-09-24
  • 格式:PPT
  • 页数:109
  • 大小:1.25MB
  • 【下载声明】
    1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
    2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
    3. 本页资料《[新版]数字电路与逻辑设计-第4章课件.ppt》由用户(三亚风情)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
    4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
    5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
    配套讲稿:

    如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。

    特殊限制:

    部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。

    关 键  词:
    新版 数字电路 逻辑设计 课件
    资源描述:

    1、第四章 集成触发器第四章 集成触发器4.1 基本RS触发器4.2 钟控触发器4.3 主从触发器4.4 边沿触发器本章小结习题第四章 集成触发器4.1 基本基本RS触发器触发器基本RS触发器是构成其他各种触发器的基本单元,又称为置0-置1触发器,或称为直接置位-复位触发器。它具有置0、置1和保持三种逻辑功能。第四章 集成触发器4.1.1 基本基本RS触发器的电路结构与工作原理触发器的电路结构与工作原理1.电路结构与工作原理电路结构与工作原理基本RS触发器可由两个与非门或两个或非门交叉耦合组成。图4.1(a)是由两个与非门G1和G2构成的基本RS触发器,它有两个输入端(或称激励端)和,两个输出端Q

    2、和。对应的逻辑符号如图4.1(b)所示,输入端的小圆圈表示低电平有效。DSDRQ第四章 集成触发器图4.1 用与非门组成的基本RS触发器第四章 集成触发器工作原理:(1)当=0,=1时,Q=1和=0,触发器置1。(2)当=1,=0时,Q=0和=1,触发器置0。(3)当=1,=1时,触发器维持原来的状态不变,原来是1态还是1态,原来是0态仍是0态。(4)当=0,=0时,Q=1和=1,触发器两输出端均变为1。这个状态虽然也是一种稳定的状态,但却不是基本RS触发器的正常工作状态。若和同时由0变为1,与非门G1和G2的输出端都趋向于变为0。若两个门的延迟时间不同,变化快慢也不同,延迟时间小的与非门输出

    3、就会先变为0,这个0又通过反馈使另一个与非门保持为1。这种情况导致触发器最终状态不能确定,使我们无法可靠地确定触发器将变为0态还是1态,这种情况在正常工作时是不允许出现的。故通常两个输入端和不能同时为0,换句话说,和中至少要有一个为1,它们应满足约束条件1。DSDRQDSDRQDSDRDSDRDSQDRDSDRDSDRDSDR第四章 集成触发器图4.2(a)是由两个或非门G1和G2构成的基本RS触发器,其逻辑符号如图4.2(b)所示。图4.2和图4.1所示电路具有相同的逻辑功能和动作特点,不同之处在于两个输入端SD和RD不能同时为1,它们的约束条件为SDRD=0。读者可自己分析其工作原理。第四

    4、章 集成触发器图4.2 由或非门组成的基本RS触发器第四章 集成触发器2.电路特点电路特点在基本RS触发器电路中,由于不存在控制信号,输入信号是直接加到与非门G1和G2的输入端的,只要 或 发生变化,都可能导致触发器的输出状态发生变化。这一特性称为直接控制,称为直接置1端或置位(Set)端;称为直接置0端或复位(Reset)端,它们均是低电平有效。基本RS触发器的优点是电路结构简单,是构成各种时钟触发器的基本电路。缺点是输出受输入信号直接控制,输入信号有变化,输出也随之改变(抗干扰性差);输入信号之间有约束。DSDRDSDR第四章 集成触发器4.1.2 逻辑功能描述方法逻辑功能描述方法 触发器

    5、的逻辑功能可以用它的状态转移真值表、状态转移方程、状态转移图、激励表以及时序图五种方法来描述。这些描述方法在本质上是一致的,它们之间可以互相转换,只要知道其中之一,便可知触发器的逻辑功能,而且可以很方便地得到其余几种描述方法。本节介绍的表示方法不仅适用于基本RS触发器,也适用于后述其他各种触发器。第四章 集成触发器1.状态转移真值表状态转移真值表(或称状态表、特性表或称状态表、特性表)如果用Qn表示触发器在接收信号之前所处的状态,称为初态或现态,Qn+1表示触发器在接收信号之后建立的新的稳定输出状态,称为次态,那么将触发器的次态Qn+1与现态Qn、输入信号之间的逻辑关系用表格形式表示出来,这种

    6、表格就称为状态转移真值表。它们与组合电路的真值表相似,不同的是触发器的次态Qn+1不仅与输入信号有关,还与它的现态Qn有关,这正体现了时序电路的特点。基本RS触发器的状态转移真值表如表4.1所示,表4.2是它的简化表。从状态转移真值表中可以清楚地看出触发器在不同输入信号下状态转移的规律。第四章 集成触发器第四章 集成触发器第四章 集成触发器2.状态转移方程状态转移方程(或称状态方程、特性方程、次态方程或称状态方程、特性方程、次态方程)描述触发器逻辑功能的函数表达式称为状态转移方程。由表4.1画出其卡诺图的形式,如图4.3所示,通过化简后可得状态转移方程(4-1)1DDDD1RSQRSQnn式中

    7、的约束条件=1表示和总有一个为1或都为1,或者说和不允许同时为0。DDRSDRDSDRDS第四章 集成触发器图4.3 基本RS触发器Qn+1的卡诺图第四章 集成触发器3.状态转移图状态转移图状态转移图是用图形方式来描述触发器的状态转移规律。图4.4为基本RS触发器的状态转移图。图中两个圆圈分别表示触发器的两个稳定状态:0态和1态;箭头表示在输入信号作用下状态转移的方向;箭头旁的标注表示转移条件。第四章 集成触发器图4.4 基本RS触发器状态转移图第四章 集成触发器4.激励表激励表(或称驱动表或称驱动表)将状态转移图中的各种状态转移和所需的输入条件以表格的形式表示出来,就得到激励表,如表4.3所

    8、示。第四章 集成触发器5.波形图波形图工作波形图又称时序图,它反映了触发器的输出状态随时间和输入信号变化的规律,是实验中可观察到的波形。如图4.5所示为基本RS触发器的输出Q和的工作波形图,其中虚线部分是 和 端的激励信号同时由0变为1时,触发器可能为0、也可能为1的不确定状态。DRDSQ第四章 集成触发器图4.5 基本RS触发器工作波形第四章 集成触发器4.2 钟钟 控控 触触 发发 器器基本RS触发器的动作特点是输入信号直接控制触发器的状态转移。在实际应用中,不希望触发器的状态随输入信号的变化立即发生变化,而是在一个统一的控制信号下发生状态转移。这个控制信号称为时钟脉冲(Clock Pul

    9、se,CP),它是一串周期性的矩形波。所谓钟控触发器,是在基本RS触发器的基础上增加一个输入控制电路(或称触发引导电路),输入端使用激励输入和时钟脉冲输入。激励输入决定触发器状态转移,时钟脉冲决定转移时刻。钟控触发器克服了基本RS触发器的一些不足,因此出现了钟控RS、钟控D、钟控JK、钟控T等各种逻辑功能的触发器,但由于仍存在空翻等问题,其实际应用价值不大,本节只介绍钟控RS和钟控D触发器。第四章 集成触发器4.2.1 钟控钟控RS触发器触发器1.电路结构与工作原理电路结构与工作原理钟控RS触发器的电路结构如图4.6(a)所示。它是由与非门G1和G2构成的基本RS触发器和由与非门G3和G4构成

    10、的输入控制电路两部分组成的。其逻辑符号如图4.6(b)所示,框内的C1表示CP是编号为1的一个控制信号。1S和1R表示受C1控制的两个输入信号,只有在C1为有效电平(C1=1)时,1S和1R信号才能起作用。框图外部的CP输入端处没有小圆圈表示以高电平为有效信号;如果有小圆圈,则表示CP低电平有效。第四章 集成触发器图4.6 钟控RS触发器第四章 集成触发器工作原理:(1)当CP=0时,门G3和G4被封锁,此时不论输入信号R和S如何变化,基本RS触发器输入 和 全为1,从而使触发器状态Q保持不变。(2)当CP=1时,门G3和G4被打开,输入信号R和S可以使触发器状态发生变化,且与基本RS触发器具

    11、有相同的逻辑功能。此时,。RRDSSDDSDR第四章 集成触发器2.逻辑功能逻辑功能(1)由基本RS触发器的状态转移方程式(4-1),可以得到钟控RS触发器的状态转移方程:当CP=1时,nQRS(4-2)nnQRSQDD11DDRSRSRS0RS当CP=0时,Qn+1=Qn式中,RS=0为约束条件,表示R和S总有一个为0或都为0,或者说R和S不允许同时为1。(2)由状态转移方程可以得到在CP=1时,钟控RS触发器的状态转移真值表4.4、激励表4.5及状态转移图4.7。第四章 集成触发器第四章 集成触发器第四章 集成触发器图4.7 钟控RS触发器状态转移图第四章 集成触发器(3)工作波形图如图4

    12、.8所示。图4.8 钟控RS触发器工作波形第四章 集成触发器波形图4.8中虚线部分是由于输入信号R、S同时由1变为0时,和同时由0变为1,结果使触发器的输出Q和状态不确定。3.电路特点电路特点钟控RS触发器的优点是解决了基本RS触发器的直接触发问题,缺点是对激励信号的取值仍有限制,不允许S、R同时为1,否则会使逻辑状态发生混乱。DRDSQ第四章 集成触发器4.2.2 钟控钟控D触发器触发器钟控D触发器的电路结构如图4.9(a)所示。由图可知,它是把钟控RS触发器的S端改为D端,R端的信号由D端经与非门G3反相后引入,这样就构成了钟控D触发器。其逻辑符号如图4.9(b)所示。第四章 集成触发器图

    13、4.9 钟控D触发器第四章 集成触发器由图4.9(a)可知:(1)当CP=0时,门G3和G4被封锁,和全为1,触发器状态Q维持不变。(2)当CP=1时,门G3和G4被打开,=D,触发器状态将发生转移。由基本RS触发器的状态转移方程式(4-1),可以得到钟控D触发器的状态转移方程:当CP=1时,DRDSDSDDR(4-3)nnQRSQDD1DDQDn11DDDDRS第四章 集成触发器当CP=0时,Qn+1=Qn式中,由于和恰好互补,约束条件始终满足,该触发器解决了R、S之间有约束的问题。由状态转移方程式(4-3)可以得到在CP=1时,钟控D触发器的状态转移真值表4.6、激励表4.7及状态转移图4

    14、.10。DRDS第四章 集成触发器第四章 集成触发器图4.10 钟控D触发器状态转移图第四章 集成触发器由于D触发器的下一个状态始终和D输入一致,因此,又称D触发器为D锁存器或延迟触发器。D触发器没有输出不确定的情况,因而输入信号不受限制,而且数据输入端只有一个,可以方便地锁存1位二进制数。第四章 集成触发器4.2.3 钟控触发方式的空翻现象钟控触发方式的空翻现象钟控触发方式即电位(或电平)触发方式,其工作特性是:当时钟控制信号在某一种电平值期间(上述钟控触发器中,CP=0)时,触发器不接受输入激励信号,状态保持不变,此时称时钟信号无效;当时钟控制信号在另外一种电平值期间(上述钟控触发器中,C

    15、P=1)时,触发器接受输入激励信号,状态发生转移,此时称时钟信号有效。这种电位触发方式部分解决了直接控制问题,但会产生多次空翻现象。第四章 集成触发器所谓空翻,就是在有效的时钟电平(CP=1或0)期间,输入信号有多次变化时,触发器的状态发生了两次或两次以上变化的现象。空翻现象的发生说明触发器状态改变已经不能严格地按时钟脉冲的节拍进行,对触发器来说,空翻意味着失控,空翻现象是时序逻辑电路的一种险象。为了避免空翻,保证每来一个CP脉冲触发器仅发生一次翻转,必须严格限制CP的脉宽,一般约限制在三个门的传输延迟时间和之内,显然,这种要求是极为苛刻的。另外,使用钟控触发器时,应把数据输入信号的变化安排在

    16、CP的无效电平期间,而在CP的有效电平期间保持不变。当然,还可以采用目前应用较多、性能较好的其他电路结构的触发器。第四章 集成触发器4.3 主主 从从 触触 发发 器器 主从触发器是在电位触发方式的钟控触发器基础上设计出的。为了避免钟控触发器的多次空翻现象,办法之一是将两个钟控触发器串接,并使两个触发器交替地工作,从而构成一个主从结构式的触发器(Master-Slave Flip-Flop)。第四章 集成触发器4.3.1 主从主从RS触发器触发器1.电路结构与工作原理电路结构与工作原理主从RS触发器的电路结构如图4.11(a)所示。它是由两个图4.6(a)所示的钟控RS触发器级联而成,前一个由

    17、与非门G5、G6、G7和G8构成的触发器称为主触发器;后一个由与非门G1、G2、G3和G4构成的触发器称为从触发器,二者分别受互补的时钟脉冲控制。主触发器的输入R、S即是主从RS触发器的输入,主触发器的输出Q主和 是从触发器的输入,从触发器的输出Q和即是主从RS触发器的输出。主QQ第四章 集成触发器图4.11 主从RS触发器第四章 集成触发器工作原理:(1)当CP=1时,主触发器打开并接收输入信号,Q主受控于R、S,按钟控RS触发器的逻辑功能改变状态,而从触发器被封锁,因此触发器状态保持不变。(2)在CP由1负跳变至0时刻(CP的下降沿),主触发器被封锁,状态保持不变;从触发器打开,按在这一时

    18、刻主触发器的状态翻转。当CP=0后,主触发器仍被封锁,不再接收输入信号。因此主从RS触发器输出状态的改变只能发生在CP下降沿时刻,从而不会产生空翻现象。但由于主触发器本身是钟控RS触发器,所以在CP=1期间Q主的状态仍会随R、S状态的变化而多次改变。第四章 集成触发器若满足在CP=1期间R、S保持不变,主从RS触发器的次态方程可以表示为CPQRSQnn10RS式中,CP表示触发器状态的改变发生在时钟的下降沿;RS=0为约束条件,表示R和S不能同时为1。第四章 集成触发器如果在CP=1期间输入R和S发生了变化,则需要先按钟控RS触发器的功能做出CP=1期间Q主的全部波形,确定CP下降沿前一时刻Q

    19、主的状态,从而才能确定触发器在这一时刻的转移。主从RS触发器的逻辑符号如图4.11(b)所示。图中“”是输出端延迟符号,表示主从触发器输出状态的变化发生在CP的下降沿,滞后于主触发器接收输入信号的时刻。C1控制输入端既无小圆圈,也无动态输入符号“”。第四章 集成触发器2.逻辑功能逻辑功能主从RS触发器的状态转移真值表如表4.8所示。第四章 集成触发器第四章 集成触发器【例【例4-1】主从RS触发器的输入端波形CP、R和S如图4.12所示,试画出Q的工作波形。设触发器的初始状态Q=0。解:解:在CP=1期间,根据R、S的状态可画出Q主的电压波形。根据CP下降沿到达时Q主的状态即可画出Q的电压波形

    20、。由图可见,在第3个CP=1期间,Q主的状态改变了两次,但输出端Q的状态并没有改变。第四章 集成触发器图4.12 例4-1主从RS触发器工作波形第四章 集成触发器4.3.2 主从主从JK触发器触发器1.电路结构与工作原理电路结构与工作原理为了解决主从RS触发器在CP=1期间,输入信号R、S不能同时为“1”这一问题,在主从RS触发器的Q和端分别引回两条反馈线至输入端,这样构成的电路称为主从JK触发器,如图4.13(a)所示,其逻辑符号如图4.13(b)所示。工作原理:(1)当J=K=0时,由于门G7、G8的输出均为1,主触发器不会发生翻转,从触发器也就不会翻转,触发器保持原状态不变,即Qn+1=

    21、Qn。Q第四章 集成触发器(2)当J=0,K=1时,门G7为1,CP=1时主触发器置0,从触发器在CP下降沿后也跟着置0,即Qn+1=0。(3)当J=1,K=0时,门G8为1,CP=1时主触发器置1,从触发器在CP下降沿后也跟着置1,即Qn+1=1。(4)当J=K=1时,若此时Qn=0,门G8的输出为1,CP=1时仅G7输出低电平,Q主=1,即置1,CP下降沿后从触发器也跟着置1,Qn+1=1;若此时Qn=1,门G7的输出为1,CP=1时仅G8输出低电平,Q主=0,即置0,CP下降沿后从触发器也跟着置0,Qn+1=0。由此可知,当J=K=1时,Qn+1的状态与Qn的状态正好相反,即Qn+1=。

    22、nQ第四章 集成触发器图4.13 主从JK触发器第四章 集成触发器2.逻辑功能逻辑功能由上述分析即可得到主从JK触发器的状态转移真值表,如表4.9所示,表4.10是其简化的真值表。与主从RS触发器对比可知,主从JK触发器消除了对输入信号的约束条件,具有保持、置0、置1和翻转4种功能。第四章 集成触发器第四章 集成触发器主从JK触发器状态转移图如图4.14所示,激励表见表4.11。图4.14 主从JK触发器状态转移图第四章 集成触发器第四章 集成触发器若满足在CP=1期间J、K值不变,由表4.9可以得到主从JK触发器的状态方程,化简后得到:CPQKQJQnnn1上式说明:输出状态变化的时刻在时钟

    23、的下降沿。输出状态如何变化,由时钟CP下降沿到来前一瞬间的J、K值按JK触发器的状态方程来决定。综上所述,主从JK触发器的工作特点是:当CP=1时,可按JK触发器的特性来决定主触发器的状态,然后在CP下降沿时刻从触发器的输出才改变一次状态。第四章 集成触发器3.主从主从JK触发器主触发器的一次翻转现象触发器主触发器的一次翻转现象主从JK触发器虽然防止了空翻现象,但还存在一次翻转现象,这种现象可能会使触发器产生错误动作,因而限制了它的使用。所谓一次翻转现象,是指在CP=1期间,主触发器接收了输入激励信号发生一次翻转后,其状态就一直保持不变,不再随输入激励信号J、K的变化而变化。第四章 集成触发器

    24、产生一次翻转的原因:由于主从JK触发器的互补输出Q和反馈回G8、G7门的输入端,使得在CP=1期间,若Qn=0,当有激励信号J=1使Q主变为1后,如有信号K=1出现,即J、K均为1,由于Qn=0的存在,不能使Q主再返回0,因此,在Qn=0时主触发器只能接受置1信号;同理,若Qn=1,在CP=1期间,主触发器的状态只能接受置0信号。其结果就是在CP=1 期间主触发器只可能翻转一次,一旦翻转了就不会回到原来的状态。在主从RS触发器中,由于没有Q和端接回输入端的反馈线,因此在CP=1期间,主触发器的状态会随着R、S的多次变化而多次翻转。QQ第四章 集成触发器一次翻转对触发器的影响:由于主触发器发生一

    25、次翻转后,不能及时反映输入信号的后续变化,而从触发器的状态在CP下降沿到来时与主触发器的状态相同,因此,将使得从触发器的状态与输入信号之间的关系与主从JK触发器状态方程描述的结果不一致。JK触发器使用时的要求:为了使CP下降时JK触发器的输出值和当时的J、K信号一致,使用时必须严格限制在CP=1的期间J、K信号不变化。但实际上由于干扰信号的影响,主从触发器的一次翻转现象仍会使触发器产生错误动作,因此主从JK触发器数据输入端抗干扰能力较弱。为了减少接收干扰的机会,要求CP=1的宽度尽可能窄。第四章 集成触发器【例【例4-2】主从JK触发器的输入波形CP、J和K如图4.15所示,试画出输出端Q的工

    26、作波形。设触发器的初始状态Q=0。解:解:(1)根据CP=1期间,J、K的状态可画出Q主的电压波形。(2)根据CP下降沿到达时Q主的状态即可画出Q的电压波形。由图可见,在第2、3、5个CP=1期间,J、K发生了变化,导致主触发器发生一次翻转现象,使输出端Q的状态与状态转移方程描述的结果不一致。第四章 集成触发器图4.15 例4-2主从JK触发器工作波形第四章 集成触发器4.异步置异步置0和异步置和异步置1图4.16(a)所示为具有异步置0(或称异步复位)端和异步置1(或称异步置位)端的主从JK触发器电路结构。其对应的逻辑符号如图4.16(b)所示,异步置0端和异步置1端的小圆圈表示低电平或负脉

    27、冲有效。DRDS第四章 集成触发器图4.16 具有 和 的主从JK触发器DRDS第四章 集成触发器所谓异步是指其操作不受CP控制,也就是说,和的优先权高于时钟CP,不管CP和激励输入信号此时处于何种状态,只要为有效电平0(为无效电平1),触发器就被直接置0;只要为有效电平0(为无效电平1),触发器就被直接置1。为此,在和上加了下标D(Direct)。在逻辑符号的方框内,对应和的引线处只写“R”和“S”,表示它们不受C1(即CP)的控制。只有当和均为无效电平1时,CP和激励输入信号才起作用。DRDSDRDRDSDSDSDRDSDRDSDR第四章 集成触发器由图4.16(a)可见,当=0,=1时,

    28、门G6、G7均被封锁,输出为1,主触发器被强迫置0,Q主=0,=1。若此时CP=1,则门G3、G4均输出为1,=0使G2输出为1,从触发器被强迫置0,Q=0,=1;若此时CP=0,则门G3输出为1,门G4输出为0,同样使G2输出为1,从触发器也被强迫置0,Q=0,=1。同理可分析,当=1,=0时,可以使触发器可靠置1,即Q=1,=0。显然,和不能同时为0,即不能同时有效,它们必须满足约束方程:DRDS主QDRQQDRDSQDRDSDR1DS第四章 集成触发器4.3.3 主从触发器的特点主从触发器的特点主从触发器具有以下特点:(1)主从触发器由主触发器和从触发器两部分级联而成,分别受两个互补的时

    29、钟信号控制。(2)主从触发器的状态变化分两步进行:一是在时钟信号有效期间(CP=1)主触发器接受输入激励信号,状态发生转移,此时从触发器保持不变;二是在时钟信号无效期间(CP=0)从触发器的状态随主触发器的状态而变化,且状态的转移发生在时钟信号的下降沿。第四章 集成触发器(3)主从触发器和相同类型的钟控触发器具有相同的状态方程,但触发方式和时机不同。(4)主从JK触发器的主触发器具有一次翻转特性,因此该触发器的抗干扰能力较弱。第四章 集成触发器4.4 边边 沿沿 触触 发发 器器同时具备以下两个条件的触发器称为边沿触发器(EdgeTriggered FlipFlop):一是触发器仅在CP脉冲的

    30、上升沿或下降沿到来时,才接收输入信号;二是在CP=0或CP=1期间,输入信号变化不会引起触发器输出状态变化。因此,边沿触发器不仅克服了钟控触发方式的空翻现象,而且也不存在主从触发器的一次翻转现象,大大提高了抗干扰能力,工作更为可靠。边沿触发器的触发形式有上升沿(前沿)触发和下降沿(后沿)触发两种。第四章 集成触发器4.4.1 维持维持-阻塞阻塞D触发器触发器1.电路结构和工作原理电路结构和工作原理维持-阻塞结构的触发器是边沿触发器的一种电路结构形式。维持-阻塞D触发器的电路结构如图4.17(a)所示。该电路是在一个普通的钟控RS触发器(由与非门G1、G2、G3和G4组成)的基础上,增加了G5、

    31、G6两个与非门和置0、置1维持和置0、置1阻塞4条连线,从而使触发器的次态仅取决于CP上升沿到达时输入的状态。和 是异步置0、置1端,以下分析时假设=1。DRDSDRDS第四章 集成触发器图4.17 维持-阻塞D触发器第四章 集成触发器工作原理:(1)当CP由1负向跳变至0及CP=0时,G3、G4输出均为1,即=1、=1,所以Qn+1=Qn,且a=、b=D。(2)当CP由0正向跳变至1时,所以。(3)当CP=1时,若设原来CP由0正向跳变至1时输入端D=0,则a=1,b=0,1、=0,因此Qn+1=0。=0有以下三个作用:将触发器置0,即Qn+1=0;DSDRDDbCPSDDSaCPRDDDD

    32、QDQRSQnnnDD1DSDRDR第四章 集成触发器 通过置0维持线将G6封锁,使D的变化不起作用,即维持a=1、=0,从而维持Qn+1=0;a=1又通过置1阻塞线使b=0、=1,从而阻塞了D触发器的次态输出Qn+1变为1。若设原来CP由0正向跳变至1时输入端D=1,则a=0,b=1,=0、=1,因此Qn+1=1。=0通过置1维持线将G5封锁,也使D的变化不起作用,即维持b=1、=0,从而维持Qn+1=1;=0又通过置0阻塞线使 =1,从而阻塞了D触发器的次态输出 Qn+1 变为0。DSDRDSDRDSDSDSDR第四章 集成触发器由以上分析可知,维持-阻塞D触发器是在CP的上升沿把数据送入

    33、触发器,是上升沿触发的边沿触发器。由于维持、阻塞线的作用,这种触发器能可靠地避免空翻现象。维持-阻塞D触发器的逻辑符号如图4.17(b)所示。图中“”是动态输入符号,表示触发器为边沿触发方式,在CP输入端处无小圆圈表示上升沿触发。第四章 集成触发器2.逻辑功能逻辑功能维持-阻塞D触发器的状态方程可表示为Qn+1=DCP式中,CP表示触发器状态的改变发生在时钟CP的上升沿。维持-阻塞D触发器的状态转移真值表见表4.12。状态转移图和激励表与钟控D触发器完全一样,见图4.10和表4.7。第四章 集成触发器第四章 集成触发器【例【例4-3】边沿D触发器的输入波形如图4.18所示,试画出输出端Q的工作

    34、波形。设触发器的初始状态Q=0。解:解:画工作波形时首先服从和的异步置0、置1功能;其次,按边沿D触发器状态转移特点,触发器的状态仅在CP上升沿到达时刻随D信号的状态变化,D=1,则Qn+1=1;D=0,则Qn+1=0,最终得到了图4.18中Q的工作波形图。DSDR第四章 集成触发器图4.18 例4-3边沿D触发器工作波形第四章 集成触发器4.4.2 边沿边沿JK触发器触发器1.电路结构和工作原理电路结构和工作原理边沿触发器的另一种电路结构形式如图4.19(a)所示,这是一个下降沿触发的JK触发器,它是利用门电路的传输延迟时间来实现边沿触发的。第四章 集成触发器图4.19 下降沿触发的JK触发

    35、器逻辑图第四章 集成触发器该电路中的两个与或非门(G1G3和G4G6)构成了基本RS触发器,G7、G8是输入控制电路。若要实现正确的逻辑功能,该电路在制作上需要满足一个条件,即G7、G8的传输延迟时间要大于基本触发器的翻转时间。和是异步置0、置1端,以下分析时假设=1。其工作原理如下:(1)当CP=1时:DSDRDSDRnnnnnnQQmQQmQCPQ11nnnnnnQQnQQnQCPQ11第四章 集成触发器因此触发器状态维持不变,此时,。(2)当CP由1反向跳变至0时,由于G7、G8是长延时,因此G2、G6的输出先变为0,m和n仍保持CP=1时的状态不变。这时门G1G3和G4G6构成的基本R

    36、S触发器,其,因此nQJm nKQn nQJmSDnKQnRDnnnnnQKQQJQRSQDD1nnQKQJ第四章 集成触发器(3)当CP=0时,G7、G8被封锁,输出m、n均为1,J、K的变化不起作用,因此触发器状态维持不变,即Qn+1=Qn。由以上分析可见,在稳定的CP=1和CP=0期间,触发器的状态均维持不变,而由于G7、G8的长延时,该触发器只在CP下降沿到达时刻才接受J、K的激励,状态发生变化,所以它是下降沿触发的触发器。边沿JK触发器的逻辑符号如图4.19(b)所示,图中CP输入端处的小圆圈表示下降沿触发。第四章 集成触发器2.逻辑功能逻辑功能下降沿触发的边沿JK触发器的状态方程可

    37、表示为CPQKQJQnnn1其状态转移真值表见表4.13。状态转移图与激励表与主从JK触发器完全一样,见图4.14和表4.11。第四章 集成触发器第四章 集成触发器【例【例4-4】边沿JK触发器的输入波形如图4.20所示,试画出输出端Q的工作波形。设触发器的初始状态Q=0。解:解:按边沿JK触发器状态转移特点,触发器的状态仅在CP下降沿到达时刻随J、K信号的状态变化,最终得到图4.20中Q的工作波形图。第四章 集成触发器图4.20 例4-4边沿JK触发器工作波形第四章 集成触发器4.4.3 边沿边沿T触发器触发器T触发器的逻辑功能是:当T=0时,状态保持不变;当T=1时,每来一个CP上升沿(或

    38、下降沿),触发器的状态就翻转一次。其状态转移真值表见表4.14,激励表见表4.15,状态转移图如图4.21所示。第四章 集成触发器第四章 集成触发器图4.21 T触发器状态转移图第四章 集成触发器由T触发器状态转移真值表可得到T触发器的状态方程为 如果把T触发器的激励输入端T固定接1,即T=1,这种情况下触发器每收到一个CP上升沿(或下降沿)状态就翻转一次,这时称之为T 触发器或称计数触发器。T触发器并没有独立的产品,主要由JK触发器和D触发器转换而来。由JK触发器转换而来的是在CP脉冲下降沿触发的T触发器,逻辑符号如图4.22(a)所示;由D触发器转换而来的是在CP脉冲上升沿触发的T触发器,

    39、逻辑符号如图4.22(b)所示。nnnQTQTQ1第四章 集成触发器图4.22 T触发器逻辑符号第四章 集成触发器由JK触发器转换为T触发器,只要比较两种触发器的状态方程即可知,J=T,K=T,因此,可将图4.19所示的边沿JK触发器中的输入激励信号J、K连在一起,作为T输入端,即构成下降沿触发的T触发器,转换图如图4.23所示。由D触发器转换为T触发器,比较两种触发器的状态方程可以得到,。图4.24为由D触发器构成上升沿触发的T触发器的转换图。nQTD第四章 集成触发器图4.23 由JK触发器组成的T触发器第四章 集成触发器图4.24 由D触发器组成的T触发器第四章 集成触发器【例【例4-5

    40、】将主从RS触发器转换成T触发器,可适当利用一些门电路。解:解:这是一个触发器逻辑功能的转换问题。不同逻辑功能触发器间的转换就是在已有触发器的基础上,通过增加附加转换电路(如图4.24中的异或门),使之变成另一种类型的触发器。具体转换可按以下步骤进行:(1)写出新(本例中的T触发器)、旧(本例中的RS触发器)两种触发器的状态方程;(2)将新触发器的状态方程变换成旧触发器状态方程的形式;(3)比较两个触发器的状态方程,求出旧触发器的激励函数,即转换电路的输出;第四章 集成触发器(4)画出逻辑电路图。本例中,RS触发器的状态方程为 01RSQRSQnnT触发器的状态方程为nnnQTQTQ1比较上述

    41、两个状态方程有TRQTSn ,由于RS触发器有约束条件,所以上述得到R、S激励方程也应满足约束条件,但是,当T=1,同时Qn=0时,有1,1TRQTSn第四章 集成触发器这违背了约束条件,所以应进行修改。修改的思路是让R不直接受T的控制,方法是将T触发器的状态方程作如下变换nnnQTQTQ1nnnQTQQT将变换后的方程同RS触发器的状态方程作比较,可得到,nQTS nTQR 这样就满足了RS触发器的约束条件。由此可画出如图4.25所示的转换电路图。第四章 集成触发器图4.25 例4-5 RST转换电路图第四章 集成触发器4.4.4 CMOS边沿触发器边沿触发器CMOS边沿触发器具有功耗低、抗

    42、干扰能力强、制造工艺简单、集成度高和成本低等优点,其产品多为主从结构的上升沿触发的D触发器(CC4013)和JK触发器(CC4027)。1.COMS 边沿触发的边沿触发的D触发器触发器 如图4.26(a)所示为CMOS传输门和CMOS或非门构成的主从结构的CMOS上升沿触发的D触发器,图4.26(b)是其逻辑符号。TG1、TG2和G1及G2构成主触发器;TG3、TG4和G3及G4构成从触发器。SD、RD为异步置0、置1端,由于电路采用或非门结构,因此SD、RD均为高电平有效。以下分析假设SD=RD=0。第四章 集成触发器图4.26 COMS边沿触发的D触发器逻辑图第四章 集成触发器其工作原理如

    43、下:(1)当CP=0时,TG1接通,TG2断开,输入激励信号D送入主触发器,使Q主=D,;同时,TG3断开,TG4导通,主、从触发器间的通路被切断,从触发器维持原状态不变。因此在CP=0时触发器的工作情况可以归结为主触发器接收输入信号,从触发器保持不变。DQ主第四章 集成触发器(2)当CP由0正向跳变至1时:TG1断开,输入激励信号D不再影响主触发器的状态,TG2导通,使主触发器保持在CP由0正向跳变至1前一时刻所接收的D信号,而且在CP=1期间主触发器的状态一直保持不变;同时,TG3导通,TG4断开,从触发器接收主触发器的状态,使Q=Q主=D,。由以上分析可知,这种主从结构的D触发器状态转移

    44、是发生在CP上升沿到达时刻,且接收这一时刻的输入激励信号D,因此,其状态方程可表示为Qn+1=DCPDQQ主第四章 集成触发器2.COMS边沿触发的边沿触发的JK触发器触发器在主从结构的CMOS上升沿D触发器基础上增加一个输入转换电路,即构成了如图4.27(a)所示的COMS 主从结构的边沿JK触发器,它也是上升沿触发,图4.27(b)是其逻辑符号。由图可知nnnnnnQKQJQKQJQKQJD)(因此CPQKQJQnnn1第四章 集成触发器图4.27 COMS边沿触发的JK触发器逻辑图第四章 集成触发器本章小结本章小结触发器和逻辑门一样,也是构成数字系统的基本逻辑单元。本章主要介绍了基本RS

    45、触发器、钟控触发器、主从触发器和边沿触发器的电路结构、工作原理以及动作特点。触发器的逻辑功能的描述方法有五种:状态转移真值表、状态转移方程、状态转移图、激励表以及时序图。这些描述方法本质上是一致的,它们之间可以互相转换。根据触发器逻辑功能的不同,常见的触发器类型又可分为RS触发器、D触发器、JK触发器和T触发器四种。第四章 集成触发器基本RS触发器是构成其他各种触发器的基本单元,它的输出受输入信号直接控制,抗干扰性差,一般不单独使用。钟控触发方式的触发器部分解决了直接控制,但会产生多次空翻现象。主从触发器由主触发器和从触发器两部分级联而成,分别受两个互补的时钟信号控制。主触发器和从触发器在时钟

    46、信号的驱动下交替工作,状态的转移发生在时钟信号的下降沿。主从JK触发器的主触发器具有一次翻转特性,因此该触发器的抗干扰能力较弱。边沿触发器只在时钟脉冲CP的上升沿或下降沿时刻状态发生转移,其余时刻状态保持不变,克服了钟控触发方式的空翻现象,也不存在主从触发器的一次翻转现象,大大提高了抗干扰能力,工作更为可靠。第四章 集成触发器画触发器工作波形应注意:(1)首先服从、的异步置0、置1功能;若=1,则考虑其他输入信号的作用。(2)CP=0,触发器不能改变状态。(3)主从、边沿JK触发器在CP下降沿触发,状态取决于CP脉冲下降沿前一时刻的J、K值,服从JK触发器真值表;主从JK触发器的主触发器在CP

    47、=1期间,只能翻转一次。(4)边沿D触发器在CP上升沿触发,状态取决于CP脉冲上升沿前一时刻的D值,服从次态方程。DSDRDDRS第四章 集成触发器思思 考考 题题 1.为什么RS触发器的输入信号要满足约束条件=1?2.为什么钟控RS触发器应当遵守RS=0的约束条件?在什么情况下这种触发器的输出不确定?3.什么是空翻现象?造成空翻现象的原因是什么?如何防止空翻现象出现?4.主从触发方式有哪些动作特点?它和钟控触发方式有何不同?5.描述触发器逻辑功能的方法有哪些?总结各种触发器的逻辑特性。DDRS第四章 集成触发器6.主从RS触发器和主从JK触发器在逻辑功能上有什么区别?7.为什么说主从RS触发器的主触发器在CP=1期间可能多次改变状态,而主从JK触发器在CP=1期间只可能翻转一次?8.比较钟控触发方式、主从触发方式和边沿触发方式在动作特点上有何不同。

    展开阅读全文
    提示  163文库所有资源均是用户自行上传分享,仅供网友学习交流,未经上传用户书面授权,请勿作他用。
    关于本文
    本文标题:[新版]数字电路与逻辑设计-第4章课件.ppt
    链接地址:https://www.163wenku.com/p-3604949.html

    Copyright@ 2017-2037 Www.163WenKu.Com  网站版权所有  |  资源地图   
    IPC备案号:蜀ICP备2021032737号  | 川公网安备 51099002000191号


    侵权投诉QQ:3464097650  资料上传QQ:3464097650
       


    【声明】本站为“文档C2C交易模式”,即用户上传的文档直接卖给(下载)用户,本站只是网络空间服务平台,本站所有原创文档下载所得归上传人所有,如您发现上传作品侵犯了您的版权,请立刻联系我们并提供证据,我们将在3个工作日内予以改正。

    163文库