专用集成电路设计实践(西电版)第2章-集成电路工艺基础课件.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《专用集成电路设计实践(西电版)第2章-集成电路工艺基础课件.ppt》由用户(三亚风情)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 专用 集成电路设计 实践 西电版 集成电路 工艺 基础 课件
- 资源描述:
-
1、第2章集成电路工艺基础 第2章 集成电路工艺基础 2.1引言引言 2.2集成电路制造工艺概述集成电路制造工艺概述 2.3双极集成电路的基本制造工艺双极集成电路的基本制造工艺 2.4CMOS集成电路的基本制造工艺集成电路的基本制造工艺 2.5BiCMOS集成电路的基本制造工艺集成电路的基本制造工艺 2.6BCD集成电路的基本制造工艺集成电路的基本制造工艺 2.7锗硅器件及其外延工艺简介锗硅器件及其外延工艺简介 第2章集成电路工艺基础 2.1引言引言2.1.1IC制造基本原理制造基本原理制造集成电路所用的材料主要包括硅(Si)、锗(Ge)等半导体,以及砷化镓(GaAs)、铝镓砷(AlGaAs)、铟
2、镓砷(InGaAs)等半导体化合物,其中以硅最为常用。半导体是导电能力介于导体和绝缘体之间的一类物质。半导体材料之所以能成为制造集成电路的材料,关键在于在纯净的半导体中加入少量的杂质,可以使其导电率在几个数量级范围内改变,这样就可以通过控制掺杂浓度来控制半导体的导电性能,从而制成各种需要的器件。这些杂质元素的作用在于它们能为半导体提供带负电荷的自由电子或带正电荷的空穴。提供自由电子的杂质元素称为施主杂质,提供空穴的杂质元素称为受主杂质,因为它们可以接受硅中的电子,而在原电子处留下空穴。自由电子为多数载流子的半导体称为N型半导体,空穴为多数载流子的半导体称为P型半导体。当把N型半导体和P型半导体
3、有机地结合在一起的时候,在它们的过渡区就形成了PN结,把PN结以某种方式排列并与其他物理结构组合,就可以得到不同的半导体器件。第2章集成电路工艺基础 集成电路有各种各样的封装,如双列封装、单列封装、圆形封装、菱形封装、扁平封装等,封装的材料也多种多样,如陶瓷、玻璃、塑料、金属等。若打开集成电路外面的封装材料,就可以看到里面有一片导体小片,称为管芯或芯片,它被固定在底座上,并有金属丝把它和外面的管脚连接起来。虽然不同器件的管芯各不相同,但它们都是由在半导体材料上形成的一些PN结所构成的。因此,集成电路制造的关键问题就是根据设计要求,在半导体的不同区域形成所需要的PN结,这在生产上主要通过氧化、光
4、刻、掺杂等多种工艺的多次反复来形成。第2章集成电路工艺基础 2.1.2工艺类型简介工艺类型简介按所制造器件的结构不同,可把IC制造工艺分为双极型和MOS型两种基本类型。由双极工艺制造的器件,它的导通机理是将电子和空穴这两种极性的载流子作为在有源区中运载电流的工具,这也是它称为双极工艺的原因。MOS工艺又可以分为单沟道MOS工艺和CMOS工艺。单沟道MOS工艺包括PMOS工艺和NMOS工艺。在同一个衬底上可以制作出双极晶体管、NMOS管和PMOS管,并且制作这三种晶体管的工艺是兼容的,这种工艺叫BiCMOS工艺。而能够在同一芯片上制作双极管、CMOS和DMOS器件的工艺称为BCD工艺。另外,按照
5、MOS的栅电极的不同可以把MOS工艺分为铝栅工艺和硅栅工艺,其中硅栅工艺已经成为CMOS制造中的主流工艺。按照CMOS工艺的不同可以分为P阱工艺、N阱工艺以及双阱工艺。第2章集成电路工艺基础 根据工序的不同可以把工艺分成三类:前工序、后工序及辅助工序。1.前工序前工序前工序包括从晶片开始加工到中测之前的所有工序。前工序结束时,半导体器件的核心部分管芯就形成了。前工序包括以下三类工艺:(1)薄膜制备工艺:包括氧化、外延、化学气相淀积、蒸发、溅射。(2)掺杂工艺:包括离子注入和扩散。(3)图形加工技术:包括制版和光刻。第2章集成电路工艺基础 2.后工序后工序后工序包括从中测开始到器件完成的所有工序
6、,包括中间测试、划片、贴片、焊接、封装、成品测试等工序。3.辅助工序辅助工序前、后工序是IC工艺流程直接涉及到的工序,为保证整个工艺流程的进行,还需要一些辅助性的工序,这些工序包括:(1)超净环境的制备。IC特别是VLSI的生产,需要超净的环境。例如,光刻工序要求环境的洁净度低于10级(1立方英尺空间中,直径大于等于0.5m的尘埃数不多于10个,直径0.1m的尘埃数不多于350个)。(2)高纯水、气的制备。IC生产中所用的水必须是去离子、去中性原子团和细菌,绝缘电阻率高达15Mcm以上的电子级纯水;所使用的各种气体也必须是高纯度的。(3)材料准备。这个工序包括制备单晶、切片、磨片、抛光等工序,
7、制成IC生产所需要的单晶圆片。第2章集成电路工艺基础 2.2集成电路制造工艺概述集成电路制造工艺概述本节介绍集成电路制造过程中所用到的主要工艺,即氧化工艺、掺杂工艺、光刻工艺、外延工艺、金属化工艺及制版工艺等。2.2.1氧化工艺氧化工艺 1.SiO2薄膜在集成电路中的作用薄膜在集成电路中的作用在集成电路的制造过程中,要对硅反复进行氧化,制备SiO2薄膜。SiO2薄膜在集成电路制作过程中主要有下列作用:第2章集成电路工艺基础(1)作为对杂质选择扩散的掩膜。当对硅表面一定区域要扩散杂质元素的时候,对不需要扩散的区域,就可以用一层SiO2薄膜将它遮盖起来,这样SiO2薄膜就遮挡住了杂质元素,实现了对
8、硅表面有选择区域的掺杂。实际上,杂质在向硅里扩散的同时,也在向SiO2薄膜里扩散,因此,SiO2薄膜要起到掩蔽作用就要满足两个条件:第一,所要扩散的杂质元素在SiO2中的扩散系数必须明显小于它在硅中的扩散系数;第二,SiO2薄膜要有一定的厚度。第2章集成电路工艺基础(2)作为MOS器件的绝缘栅材料。(3)作为器件表面的保护(钝化)膜。在硅的表面覆盖一层SiO2薄膜,可以使硅表面免受后续工序可能带来的污染及划伤,也消除了环境对硅表面的直接影响,起到了钝化半导体表面的作用,提高了半导体的可靠性和稳定性。(4)作为绝缘介质和隔离介质,如器件之间的隔离、层间的隔离介质。(5)作为集成电路中电容器元件的
9、介质。SiO2是很好的电容介质材料,以SiO2为电容介质,可以很方便地构成电容。但在集成电路中,电容往往占用芯片面积较大,所以电路设计中总是尽量避免采用大容量电容。第2章集成电路工艺基础 2.热氧化原理以及实现方法热氧化原理以及实现方法生长SiO2薄膜的方法有很多种,如热氧化、阳极氧化、化学气相淀积等。其中以热氧化和化学气相淀积(ChemicalVaporDeposition,CVD)最为常用。热氧化生成SiO2薄膜,是将硅片放入高温(10001200)的氧化炉内(如图21所示),然后通入氧气,在氧化环境中使硅表面发生氧化,生成SiO2薄膜。第2章集成电路工艺基础 图21热氧化过程示意图 第2
10、章集成电路工艺基础 根据氧化环境的不同又可把热氧化分为干氧法和湿氧法两种。如果氧化环境是纯氧气,这种生成SiO2薄膜的方法就称为干氧法。干氧法生成SiO2薄膜的机理是:氧气与硅表面的硅原子在高温下按式(21)反应,生成SiO2薄膜:Si+O2=SiO2(21)如果让氧气先通过95的去离子水,携带一部分水汽进入氧化炉,则氧化环境就是氧气加水汽,这种生成SiO2薄膜的方法就是湿氧法。湿氧法由于氧化环境中有水汽存在,所以氧化过程不仅有氧气对硅的氧化作用,还有水汽对硅的氧化作用,即 Si+O2=SiO2Si+2H2O=SiO2+2H2(22)第2章集成电路工艺基础 干氧法的优点是生成的SiO2薄膜结构
11、致密、排列均匀、重复性好,不仅掩蔽能力强、钝化效果好,而且在光刻时与光刻胶接触良好,不宜浮胶。它主要的缺点是SiO2薄膜生长速度太慢,相比于湿氧法,如果同样在1200高温下生成0.6m的SiO2薄膜,用湿氧法大约需要32分钟,而用干氧法则需要8小时,这在生产上就会使效率降低。湿氧法虽然生成SiO2薄膜的速度快,但氧化环境中含有水汽,水汽和SiO2薄膜也能发生化学反应,生成硅烷醇(SiOH),即 SiO2+H2O2(SiOH)(23)第2章集成电路工艺基础 由于用湿氧法生成的SiO2薄膜的表面有硅烷醇的存在,使得它在光刻时与光刻胶接触不良,容易产生浮胶,这也是湿氧法的最大缺点。而且用湿氧法生成的
12、SiO2薄膜的致密性也不如干氧法,但其作为掩膜的掩蔽能力和钝化效果基本能满足生产要求。湿氧法和干氧法各有所长,各有所短,因此在生产中一般不单独采用某一种方法,而是将两种方法结合起来,采用干氧湿氧干氧交替的氧化方式,即在氧化开始时先通一段时间纯氧气(干氧),然后再加入水汽进行湿氧,湿氧结束后再通一段时间纯氧气。这样就可使湿氧结束后SiO2薄膜表面的硅烷醇(SiOH)重新变为SiO2,明显改善了SiO2薄膜与光刻胶的接触性能,提高了SiO2薄膜的质量。第2章集成电路工艺基础 化学气相淀积是使一种或数种化学气体以某种方式激活后在衬底表面发生化学反应,从而在衬底表面生成所需的固体薄膜的方法。化学气相淀
13、积的种类有常压化学气相淀积(APCVD)、低压化学气相淀积(LPCVD)、等离子体化学气相淀积(PECVD)、光致化学气相淀积(PhotoCVD)等几种。用化学气相淀积法生成SiO2薄膜,主要是将硅烷(SiH4)与氧按下式反应:SiH4+2O2SiO2+2H2O(24)或用烷氧基硅烷分解生成SiO2薄膜。第2章集成电路工艺基础 2.2.2掺杂工艺掺杂工艺 1.扩散工艺扩散工艺 物质的微粒总是时刻不停地处于运动之中,这可称之为热运动。在热运动的作用下,物质的微粒都有一种从高浓度的地方向低浓度的地方运动的趋势,这就是扩散。扩散的机理有两种:替位扩散和填隙扩散。在高温情况下,单晶固体中的晶格原子围绕
14、其平衡位置振动,偶然也可能会获得足够的能量离开原来的位置而形成填隙原子,原来的位置形成空位,而邻近的杂质原子向空位迁移,这就是杂质的替位扩散方式。杂质原子也可能以填隙原子的形式从一处移到另一处而并不占据晶格位置,这种方式称为杂质的填隙扩散。第2章集成电路工艺基础 1)扩散方程 一维情况下,杂质扩散由式(25)描述:xtxNDJ),(式中:J是单位面积杂质的传输速率(杂质流密度),单位为个粒子/(cm2s);N(x,t)是杂质的浓度,单位为个粒子/cm3;D是扩散系数,单位为cm2/s;x是杂质运动方向的坐标,单位为cm;t是扩散时间,单位为s。第2章集成电路工艺基础 式(25)表明单位面积、单
15、位时间杂质的局部传输速率,与杂质的浓度梯度成正比,比例常数就是扩散系数,它反映了扩散速度的快慢。扩散系数与温度的关系很大,生产中一般是在10001200的高温下进行的。在一定的扩散条件下(包括温度),杂质浓度不高时可认为扩散系数是常数。公式中的负号表明杂质是由浓度高的地方向浓度低的地方扩散的。根据质量守衡定律,杂质浓度随时间的变化要与扩散通量随位置的变化相等,即 xtxJttxN),(),(26)第2章集成电路工艺基础 将式(25)带入式(26)即得 22(,)(,)N x tN x tDtx(27)式(27)即为扩散方程。扩散方程描述了在杂质扩散的过程中,硅片中各点处杂质浓度与时间的关系。当
16、扩散时间一定时,杂质的分布就定下来了,这个分布可由求解扩散方程得到(应该注意的是,对于不同的初始条件,扩散方程的解是不同的)。这样,在杂质的分布达到要求时迅速将温度降至室温,这时扩散系数很小,可认为扩散已经停止,则高温时形成的结果被固定下来,这就是扩散的基本原理。第2章集成电路工艺基础 2)两种表面源的扩散分布 对于不同的初始条件,扩散方程的解是不同的。下面分析两种简单的初始条件下扩散方程的解,以便了解扩散的基本规律。(1)恒定表面源扩散。恒定表面源扩散是指在扩散的过程中,硅片表面的扩散源的浓度(NS)始终保持不变,即在x0处始终有N(0,t)NS,这称为扩散方程的边界条件;同时,在扩散开始的
17、时候(t0时),硅片内没有杂质,这称为扩散方程的初始条件。这样来求解扩散方程(27),就可得到满足扩散方程边界条件和初始条件的扩散方程的解,即杂质在硅片内的浓度与扩散时间和位置的关系:第2章集成电路工艺基础 DtxNNtxNDtxerfcde2),(S2S2(2-8)其中:222erfced2xDtxDt其值可由余误差函数积分表查出。是余误差函数,第2章集成电路工艺基础 图22恒定表面源扩散 第2章集成电路工艺基础(2)有限表面源的扩散分布。扩散的杂质源在扩散开始前已积累在硅片表面一薄层内(x0)初始条件:00(,0)(,0)d(0)N xdxN xxQ第2章集成电路工艺基础 通过一定的运算,
18、可求得满足上述边界和初始条件的扩散方程(27)的解为 2/(4)(,0)exDtQN xDt(29)式(29)是高斯分布,这说明在有限表面源条件下扩散时,杂质的分布是高斯分布。由式(29)可见,表面浓度是时间的函数。图23是根据式(29)得到的与三个不同的扩散时间相对应的硅片内杂质浓度的分布曲线。由图23可以看出,随着扩散时间的增加,杂质进入硅片内部的深度在增加,而硅片表面杂质的浓度却在下降。(,0)QN xDt第2章集成电路工艺基础 图23有限表面源扩散 第2章集成电路工艺基础 3)常用扩散方法(1)液态源扩散。这种方法是使保护气体(如氮气、氩气)通过含有杂质元素的液态源,携带杂质蒸气进入高
19、温扩散炉内的石英管中,杂质蒸气经高温热分解并与硅片表面的硅原子反应,生成杂质原子,然后以杂质原子的形式向硅片内扩散。液态源扩散具有设备简单、操作方便、重复性好等优点,是生产中常采用的一种扩散方式。第2章集成电路工艺基础 图24氮化硼扩散示意图 第2章集成电路工艺基础(2)片状源扩散。这种方法是将含有杂质元素的固态扩散源做成片状,并将它与硅片间隔地放置在扩散炉内进行扩散。生产中掺硼扩散时常采用的氮化硼(NB)扩散就属于片状源扩散,如图24所示。扩散的过程是:先向扩散炉内通氧气,使表面的氮化硼与氧气发生反应生成三氧化二硼,然后改通氮气进行扩散,三氧化二硼与硅反应生成硼和二氧化硅,硼原子在高温下向硅
20、片内进行扩散。第2章集成电路工艺基础(3)固固扩散。这种方法是在硅片表面先生成一层含有一定量杂质的薄膜,然后在高温下使这些杂质向硅片内扩散。磷、硼、砷等杂质都可通过这种方式扩散。掺杂的薄膜可以是掺杂的氧化物、多晶硅、氮化物等,其中以掺杂氧化物最为常用。(4)涂层扩散。这种方法是将杂质掺到化合物溶液中,并将这种含有杂质的化合物溶液涂布在硅片表面,在保护环境下进行高温扩散。SiO2乳胶是一种常用于涂层扩散的化合物。第2章集成电路工艺基础 2.离子注入技术离子注入技术将杂质元素的原子离子化,使其成为带电的杂质离子,然后用电场加速这些杂质离子,使其获得极高的能量并直接轰击半导体基片。当这些杂质离子进入
21、半导体基片后,受到半导体原子的阻挡停了下来,这样就在半导体基片内形成了一定的杂质分布。由此可见,离子注入技术和扩散技术一样,也是一种掺杂工艺,但离子注入技术和扩散技术的机理不同。离子注入技术有其自身的特点:注入温度低(约400),避免了高温处理;通过控制注入的电学条件可精确控制掺杂的浓度和结深,杂质浓度不受材料固有浓度影响;可采用离子注入的元素种类多,注入纯度高;可实现大面积薄而均匀的掺杂,横向扩散小。离子注入结束后,还要对半导体基片进行退火处理,这是因为高能量的杂质离子进入半导体基片(如硅片),使得一部分硅原子离开了原来的位置,造成晶格损伤,杂质离子也不是正好处在原来硅原子的位置上。退火通常
22、是在氮气的保护下使硅片在一定温度下保持一段时间,从而使晶格恢复,也使杂质离子进入替代硅原子的位置而激活,起到施主或受主的作用。第2章集成电路工艺基础 图25对称高斯分布 第2章集成电路工艺基础 理论分析表明,硅片中注入的杂质离子的分布近似为对称高斯分布(如图25所示),杂质浓度最大的地方离硅片表面有一定的距离。离子注入法之所以会形成这样的分布,是因为杂质离子在电场加速后进入硅片,受到硅原子的阻挡,能量完全耗尽后才停留在硅片内,能量大的离子就可能注入得深一些,而能量小的离子就注入得浅一些,而各个离子所携带的能量并不相同,能量小的和能量大的都是少数,而能量居中的是多数,这样就形成了如图25所示的分
23、布。离子注入技术已是CMOS的主导工艺,但高浓度掺杂和深结掺杂一般仍采用扩散技术。第2章集成电路工艺基础 2.2.3光刻工艺光刻工艺光刻工艺是指借助于掩膜版(Mask),并利用光敏的抗蚀涂层发生光化学反应,结合刻蚀方法在各种薄膜上(如SiO2薄膜、多晶硅薄膜和各种金属膜)刻蚀出各种所需要的图形,实现掩膜版图形到硅片表面各种薄膜上图形的转移的一种工艺。利用光刻工艺所刻出的图形,就可实现选择掺杂、选择生长、形成金属电极及互连等目的。生产过程中,光刻往往要反复进行多次。光刻质量的好坏对集成电路的性能影响很大,所能刻出的最细线条已成为影响集成电路所能达到的规模的关键工艺之一。在保证一定成品率的条件下,
24、一条生产线能刻出的最细线条就代表了该生产线的工艺水平。如果某一条生产线能刻出的最细线条是0.18m,就称该生产线是0.18m工艺线。第2章集成电路工艺基础 光刻系统由曝光机、掩膜版、光刻胶等组成,其主要指标有:(1)分辨率W(resolution),即光刻系统所能分辨和加工的最小线条尺寸;(2)焦深(DepthofFocus,DOF),即投影光学系统可清晰成像的尺寸范围;(3)关键尺寸(CriticalDimension,CD)控制;(4)对准和套刻精度(AlignmentandOverlay);(5)产率(Throughout);(6)价格。第2章集成电路工艺基础 光刻所用的光刻胶有正胶和负
25、胶两种。光刻胶膜本来不能被溶剂所溶解,当受到适当波长的光(如紫外光)照射后发生光分解反应,才变为可溶性的物质,这种胶称为正胶。与此相反,光刻胶膜本来可以被溶剂所溶解,只有当受到适当波长的光(如紫外光)照射后发生光聚合反应而硬化,变为不可溶性的物质,这种胶称为负胶。与此相对应,光刻掩膜版也有正版和负版之分。版子上的图形与刻蚀出来的衬底表面的掩膜图形相同,这种光刻掩膜版称为正版。以光刻SiO2薄膜为例,如果采用正版,版子上某个位置如果是窗口,则刻出来的SiO2薄膜相应位置也应该是窗口。负版则正好与正版相反。因此光刻胶如果采用正胶(负胶),光刻版也要采用正版(负版)。第2章集成电路工艺基础 图26光
展开阅读全文