积体电路生产制程.ppt课件.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《积体电路生产制程.ppt课件.ppt》由用户(三亚风情)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 积体电路 生产 ppt 课件
- 资源描述:
-
1、1矽晶積體電路生產製程矽晶積體電路生產製程 授課老師:鄒文正 姓 名:李宜桓 學 號:M97L0220 2OUTLINEo 簡介o 積體電路介紹o 製程o 未來發展o 參考資料3簡介簡介o 積體電路晶片的製造是一個複雜而且耗時的過程,首先要利用強大的電子設計自動化IC設計軟體來設計電路,再將積體電路設計的佈局圖轉印到石英玻璃上的鉻膜層以形成光罩或倍縮光罩,在由石英砂提煉出粗級矽在經過純化後再拉成單晶矽棒,然後才切片做成晶圓,晶圓經過邊緣和表面處理後,才和光罩一起送到半導體製造廠去生產積體電路。4積體電路介紹積體電路介紹o積體電路是將各種電路組件包括電阻、電容及電晶體集積連接於半導體表面而形成的
2、電路。積體電路自 1960年代問世以來,一直朝組件微小化;製作大型化發展,一方面可增進元件工作的速度,一方面可降低製作成本。5積體電路的演進積體電路的演進小型積體電路 SSISmall-Scale Integration每個晶片上元件數目,少於100個。1966年中型積體電路 MSIMedium-Scale Integration每個晶片上的元件數目,多於100個,但少於1000個。1969年大型積體電路 LSILarge-Scale Integration每個晶片上的元件數目,多於1000個而少於10000個。1975年超大型積體電路 VLSIVery-large-scale integra
3、tion每個晶片上的元件數目,多於10000個而少於100000個。1990年特大型積體電路 ULSIUltra-Large-Scale Integration每個晶片上的元件數目,多於100000個。1960年6積體電路製程積體電路製程o積體電路製程最重要的步驟,有以下七項:1.單晶成長 2.生成矽晶薄膜 3.生成絕緣層 4.微影蝕刻形成電路圖形 5.摻入電活性雜質及熱處理 6.製作金屬接面及連線 7.切片與構裝 71.1.單晶成長單晶成長o矽單晶通常以柴氏法或浮區 法成長。目前矽單晶成長技 術已相當成熟,可長成一米 長,直徑二十公分的龐大晶 體。其純度可達到每十億矽 原子中僅含一個雜質原子
4、,而晶體中幾乎全無缺陷。柴氏拉升法示意圖8o長成的圓柱形矽晶棒首先經切 割成晶片。晶片的厚度選取隨 其直徑增加而增加,一般約數 百微米。切割好的晶片再經機 械研磨及化學侵蝕,將表面磨 平,即成為積體電路基底的晶 元。矽單晶棒晶元92.2.生成矽晶薄膜生成矽晶薄膜 o 磊晶矽薄膜的純度高、缺陷少、性質佳,但其製程溫度最高、難度最高,因此在元件應用上有其限制,一般用在積體電路製程最前段。複晶矽薄膜則在積體電路中應用極廣,這要歸功於其製程溫度較低,耐高溫,與二氧化矽界面特性佳,可靠度好,而且能均勻覆蓋不平坦的結構。至於非晶矽薄膜缺陷多,一般用於對缺陷較不敏感元件,例如太陽能電池。103.3.生成絕緣
5、層生成絕緣層 o處理晶元的最先步驟,通常為在矽晶上成長二氧化矽絕緣層。二氧化矽可由矽晶在氧化氣氛中加熱生成。依需要氧化氣氛可為氧氣或水蒸氣。而加熱溫度則在攝氏900一1000度間。加熱時間則由所需氧化層厚度決定。o氧化層可用於製成積體電路圖形,摻入電活性雜質之障、保護層及閘極介電質等。在某些製程中也用到氮化矽(Si3N4)的絕緣層。氧化矽及氮化矽均可由化學氣相沉積法生成。114.4.微影蝕刻形成電路圖形微影蝕刻形成電路圖形 o在半導體面形成積體電 路所需的圖形,通常要 用微影蝕刻方法;而蝕 刻方法分為乾蝕刻與濕 蝕刻兩種。12o 乾蝕刻是利用離子束清除未受光阻保護區域的材料方法,其優點在不等向
展开阅读全文