数字逻辑第7讲(编码器和译码器)课件.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《数字逻辑第7讲(编码器和译码器)课件.ppt》由用户(三亚风情)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 逻辑 编码器 译码器 课件
- 资源描述:
-
1、College of computer science,SWPUComputer ScienceComputer Science编码器和译码器编码器和译码器数字逻辑数字逻辑 College of Computer Science,SWPU数字逻辑数字逻辑 College of Computer Science,SWPU数字逻辑数字逻辑 College of Computer Science,SWPU2mn数字逻辑数字逻辑 College of Computer Science,SWPU数字逻辑数字逻辑 College of Computer Science,SWPU数字逻辑数字逻辑 Colle
2、ge of Computer Science,SWPUI0 I1 I2 I3 I4 I5 I6 I7Y2 Y1 Y03 3位二进制编码器的真值表位二进制编码器的真值表1 0 0 0 0 0 0 0 0 0 00 1 0 0 0 0 0 0 0 0 10 0 1 0 0 0 0 0 0 1 00 0 0 1 0 0 0 0 0 1 10 0 0 0 1 0 0 0 1 0 00 0 0 0 0 1 0 0 1 0 10 0 0 0 0 0 1 0 1 1 00 0 0 0 0 0 0 1 1 1 1二进制二进制编码器编码器Y0Y1Y2I0I1I72n个个输输入入n个个输输出出数字逻辑数字逻辑 C
3、ollege of Computer Science,SWPU20123 456701234 567012345 6701234567 YII II I IIIII II I I IIII II II I III II III I数字逻辑数字逻辑 College of Computer Science,SWPU数字逻辑数字逻辑 College of Computer Science,SWPU245671236701357YIIIIYIIIIYIIII数字逻辑数字逻辑 College of Computer Science,SWPU 数字逻辑数字逻辑 College of Computer Sc
4、ience,SWPU思考:如果用与非门实现的话,Y2、Y1、Y0的表达式该如何变?45672YI I I I23671YI I I I13570YI I I I数字逻辑数字逻辑 College of Computer Science,SWPU数字逻辑数字逻辑 College of Computer Science,SWPU数字逻辑数字逻辑 College of Computer Science,SWPU输 入I7 I6 I5 I4 I3 I2 I1 I0输 出Y2 Y1 Y010 10 0 10 0 0 1 0 0 0 0 1 0 0 0 0 0 1 0 0 0 0 0 0 1 0 0 0 0
5、 0 0 0 11 1 11 1 01 0 11 0 00 1 10 1 00 0 10 0 0数字逻辑数字逻辑 College of Computer Science,SWPU12463465671234567345675677024534567234567345676771456745675676772IIIIIIIIIIIIIIIIIIIIIIIIIIYIIIIIIIIIIIIIIIIIIIIIIYIIIIIIIIIIIIIIY数字逻辑数字逻辑 College of Computer Science,SWPU111111&1&Y2 Y1 Y0I7 I6 I5 I4 I3 I2 I1 I0
6、8线线-3线线优优先先编编码码器器数字逻辑数字逻辑 College of Computer Science,SWPU思考思考:如果将输入和输出改为以低电平为有效信号,那么逻辑表达式是怎么样的呢?逻辑图呢?2765417654 3542076 564 3642 1YIIIIYIII I II I IYII II I II I I I数字逻辑数字逻辑 College of Computer Science,SWPU输输入入输输出出使能输出,用于级联使能输出,用于级联EO选通输出选通输出GS使能输入使能输入EIEI_L有效有效有输入请求有输入请求GS_L有效有效EI_L有效有效没有输入请求没有输入请
7、求EO_L有效有效数字逻辑数字逻辑 College of Computer Science,SWPU反相器反相器缓冲器缓冲器数字逻辑数字逻辑 College of Computer Science,SWPUA2A1A0GSEOEII7I0A2A1A0GSEOEII7I0Q15_LQ8_LQ7_LQ0_LY0Y1Y2Y3GS2 2个个74x14874x148级联为级联为16164 4优先编码器优先编码器数字逻辑数字逻辑 College of Computer Science,SWPU用用8-38-3优先编码器优先编码器74x14874x148级联为级联为64-664-6优先编码器优先编码器A2A
8、1A0GSEOEII7I0片间优先级的编码片间优先级的编码 利用第利用第9 9片片74x14874x148 每片的每片的GSGS端接到第端接到第9 9片的输入端片的输入端 第第9 9片的输出作为高片的输出作为高3 3位(位(RA5RA5RA3RA3)片内优先级片内优先级片间优先级片间优先级 输出:输出:6 6位位低低3 3位位高高3 3位位8 8片输出片输出A2A2A0A0通过或门作为通过或门作为最终输出的低最终输出的低3 3位位RA2RA2RA0RA0数字逻辑数字逻辑 College of Computer Science,SWPU分析判定优先级电路:(利用分析判定优先级电路:(利用74x1
9、48 74x148)8个个_电平有效输入电平有效输入I0_LI7_L,_的优先级最高的优先级最高 地址输出地址输出A2A0,_电平有效电平有效 若输出若输出AVALID高电平有效,则表示高电平有效,则表示_A2A1A0GSEOEI74x148I7I0I0_LI7_LA2A1A0AVALID低低I0_L至少有一个输入有效至少有一个输入有效高高数字逻辑数字逻辑 College of Computer Science,SWPU设计判定优先级电路:设计判定优先级电路:(利用(利用74x148 74x148)8个输入个输入I0I7高电平有效,高电平有效,I7优先级最高优先级最高 地址输出地址输出A2A0
10、,高电平有效,高电平有效 如果没有输入有效,为如果没有输入有效,为111且输出且输出IDLE有效有效I7I0A2A1A0IDLEA2A1A0GSEOEII7I074x148数字逻辑数字逻辑 College of Computer Science,SWPU 数字逻辑数字逻辑 College of Computer Science,SWPU数字逻辑数字逻辑 College of Computer Science,SWPU使能使能输入输入编码编码输出输出编码编码映射映射译码器(译码器(decoderdecoder)编码器(编码器(encoderencoder)n位二进制码位二进制码2n中取中取1码码
11、使能使能输入输入编码编码输出输出编码编码映射映射2n中取中取1码码n位二进制码位二进制码数字逻辑数字逻辑 College of Computer Science,SWPU二进制译码器的输入端为二进制译码器的输入端为n个,则输出端为个,则输出端为2n个,且对应于输入代码的每一种状态,个,且对应于输入代码的每一种状态,2n个个输出中只有一个为输出中只有一个为1 1(或为(或为0 0),其余全为),其余全为0 0(或为(或为1 1)。)。数字逻辑数字逻辑 College of Computer Science,SWPU2-42-4译码器译码器Y0Y1Y2Y3A0A1EN 0 X X 0 0 0 0
展开阅读全文