电工电子技术第十一章课件.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《电工电子技术第十一章课件.ppt》由用户(三亚风情)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 电工 电子技术 第十一 课件
- 资源描述:
-
1、第第11章章 触发器和时序逻辑电路触发器和时序逻辑电路 n11.1 双稳态触发器双稳态触发器n11.2 寄存器寄存器n11.3 计数器计数器n11.4 555定时器定时器n11.5 数数/模和模模和模/数转换器数转换器n11.6 存储器存储器11.1 双稳态触发器双稳态触发器 双稳态触发器是一种具有记忆功能的逻辑单元电路,它能储存一位二进制代码。具有如下特点:1、双稳态触发器具有两种稳定状态“0”态和“1”态2、双稳态触发器能根据输入信号将触发器置成“0”态或“1”态 3、双稳态触发器在输入信号消失后,以前被置成“0”或“1”的状态能够保存下来,即具有记忆功能。双稳态触发器按其逻辑功能可分为R
2、S触发器、JK触发器和D触发器等;按其结构可分为主从触发器和边沿触发器。11.1.1 基本基本RS触发器触发器 基本RS触发器可由两个“与非”门电路交叉连接而成,如图11-1所示。图11-1中,A、B为两个“与非”门,与是两个互补的输出端;和是两个输入端,中间的交叉线为反馈线。图11-1 基本RS触发器 图11-2为基本RS触发器的电路逻辑符号:输出端与两者的逻辑状态在正常情况下输出信号互为相反,即触发器的两种稳定状态:一种状态是,这种状态称为置位置位状态状态(也称“1”态);另一种状态是,这种状态称为复位状复位状态态(也称“0”态)。与两种状态相对应的输入端分别称为直接直接置位端置位端(也称
3、直接置“1”端)端和直接复位端直接复位端(也称直接置“0”端)端。图11-2 基本RS触发器电路逻辑符号基本RS触发器的输出端与输入端的逻辑关系为:(1)输入端,。0DR1DS,假设触发器的初始状态为“1”态,即 ,。1Q0Q0DR指的是在输入端 加一个负脉冲,指在输入端DR1DSDS加一个正脉冲,这时“与非”门A有一个输入端为“0”,其输出端 变为“1”;而“与非”门B的两个输入端均为“1”,其输出端 变为0。这种情况下,若触发器的初态为“1”态时,它会翻转为“0”态,但如果触发器的初态为“0”态,它仍然保持“0”态不变。QQ(2)输入端 ,1DR0DS 假设触发器的初始状态为“0”态,即
4、,。这时“与非”门B有一个输入端为“0”,其输出端 变为“1”,而“与非”门A的两个输入端均为“1”,其输出端变 为0。这种情况下,若触发器的初态为“0”态时,它会翻转为“1”态,但如果触发器的初态为“0”态,它仍然保持“0”态不变,但如果触发器的初态为“1”态,它仍然保持“1”态不变。0Q1QQQ(3)输入端 ,1DR1DS 若输入端 ,时,则触发器保持原状态不变,即触发器原来是“0”态,这时仍然是“0”态,原来是“1”态,这时仍然是“1”态。1DR1DS(4)输入端 ,0DR0DS 若触发器两个输入端 和 均加负脉冲信号时,两个“与非”门输出都为“1”,这就达不到 与 的状态应该相反的逻辑
5、要求。而且在负脉冲除去后,触发器将会由各种偶然因素决定其最终状态,因此这种情况在基本RS触发器是禁止出现的。DRDSQQ 综上所述,基本RS触发器有两种稳定状态,它可能通过输入端进行直接置位或复位,并且具有存储或记忆的功能。在直接置位端加负脉冲()时,可直接置位;在直接复位端加负脉冲(),可直接实现复位。如果直接置位端和直接复位端都是“1”,则可保持触发器的原状态不变,实现存储和记忆功能。值得注意的是直接置位端和复位端不能同时加负脉冲,这是基本RS触发器的约束条件。0DR0DS 触发器输入信号之前的状态称为现态现态,用 来表示,触发器在接受信号之后所处的新的状态称为次态次态,用 ,次态 与输入
6、及现态 之间的逻辑关系称为特性方程特性方程,如基本RS触发器的特性方程如式(11.1)所示:基本RS触发器的特性表如表11-1所示:nQ1nQnQ1nQnnnQRSQRSQ11 SR(约束条件)(11.1)功能0 0 00 0 1 禁止使用0 1 00 1 1 1 1 置位1 0 01 0 1 0 0 复位1 1 01 1 1 0 1 保持DRDSnQ1nQ11nQ01nQnnQQ1表11-1 基本RS触发器的特性表11.1.2 同步同步RS触发器触发器 基本RS触发器的状态改变直接由输入信号控制。而在实际的应用中,常常要求触发器的状态变化根据一定的时拍按各自输入的信号进行变化,这个时拍由外加
7、的一定频率的时钟脉冲来控制,这种触发器称为时钟触发器时钟触发器。由于此触发器的状态改变与时钟脉冲同步,所以又称为同步触发器同步触发器。同步RS触发器的电路逻辑图如图10-3所示。图11-3同步RS触发器与图11-1基本RS触发器相比较,可发现同步RS触发器是在基本RS触发器的基础上,增加了两个与“非门”C、D作为控制门,CP为时钟脉冲。时钟信号是一个周期性的方波信号,如图11-4所示。图11-4 时钟脉冲 当时钟信号处于负脉冲,即CP0时,控制门C、D被封锁,同步RS触发器保持原有状态不变;当时钟信号处于正脉冲,即CP1时,控制门打开,触发器接受输入信号,电路的工作情况与基本RS触发器一样,也
8、就是说RS触发器受时钟脉冲控制。同步RS触发器的电路逻辑符号如图11-5所示。图11-5 (a)曾用逻辑符号 (b)国际逻辑符号 CP等于零时,同步RS触发器的特性方程无效;CP1时,同步RS触发器的特性方程为,与基本RS触发器的特性方程一样:nnQRSQ10 SR表11-2 同步RS触发器的特性表 cp 功能1 0 0 01 0 0 1 0 1 保持1 0 1 01 0 1 1 1 1 置位1 1 0 01 1 0 1 0 0 复位1 1 1 01 1 1 1 禁止使用0 1 保持DRDSnQ1nQnnQQ101nQ11nQnnQQ1 同步RS触发器除了存在状态不确定的缺点外,还存在空翻现象
9、的缺点。所谓空翻就是指在较宽的时钟脉冲作用时,由于R、S的状态再次发生变化而引起触发器状态重新翻转的现象。显然,空翻现象会造成逻辑上的混乱,使电路无法正常工作。图11-6 同步RS触发器波形图11.1.3 JK主从触发器主从触发器1.主从主从RS触发器触发器主从触发器由两个同步RS触发器以及两个相反的时钟脉冲组成,如图11-7所示:图11-7主从RS触发器逻辑电路图 图11-7中,A、B、C、D四个“与非”门组成的同步触发器,称为从触发器;E、F、G、H四个“与非”门触发器组成另一个同步触发器,称为主触发器。时钟脉冲CP直接控制主触发器,并通过反相器I门,以控制从触发器。主从RS触发器的工作原
10、理如下:(1)当CP=1,即时钟脉冲为正脉冲时,G、H“与非”门打开,主触发器接收R、S端的信号,并发生相应的动作,由于,所以C、D“与非”门被封锁,使从触发器不起作用,从而整个触发器保持原有状态不变;(2)当CP=0,即时钟脉冲回到负脉冲时,G、H“与非”门被封锁,主触发器不动作,其状态保持不变,此时,所以C、D“与非”门打开,使从触发器发生作用,从而导致整个触发器处于某一确定状态。从工作原理分析可知,由“与非”门构成的主从RS触发器的特性方程应与“与非”门构成的同步RS触发器相同,其特性方程如式(11.3)所示。nnQRSQ10 SR(约束条件)(11.3)从工作原理分析可知,主从触发器状
11、态的翻转发生在CP脉冲的下降沿,即CP由1跳变到0时刻。在CP=1期间,触发器的状态保持不变,因此,一个时钟脉冲中,触发器状态至多改变一次,从而解决了同步RS触发器的空翻问题。主从触发器的电路逻辑符号如图11-8所示。(a)曾经用过的逻辑符号 (b)国标符号 图11-8 主从RS触发器的电路逻辑符号2.主从主从JK触发器触发器(1)路组成和符号。)路组成和符号。基本RS触发器、同步RS触发器以及主从RS触发器都有约束条件的限制,即禁止R、S同时为1的情况出现,否则触发器的状态就不确定。主从JK触发器就不受约束条件的限制,其逻辑电路图如图11-9所示:图11-9 主从JK触发器的逻辑电路图 图1
12、1-9中,J、K为信号输入端,CP为时钟脉冲,与主从触发器相比较,主从JK触发器把S输入端改为J输入端,把R输入端改为K输入端,同时又把输出端引回到H门的输入端,把输入端引回到G门输入端,这样就避免了在输入端全是1的不确定情况,从而解决不受约束条件限制的问题。主从JK触发器的电路逻辑符号如图11-10所示:(a)曾经用过的逻辑符号 图11-10 主从JK触发器的逻辑符号(b)国标符号(2)工作原理。)工作原理。主从JK触发器的工作原理与主从RS触发器的工作原理基本相似。分析图11-9可知,主触发器中G、H两门的输入信号,除CP之外还有J和K控制信号以及反馈回来的输出信号,即G门的输入为J、CP
13、,H门的输入为K、CP。与主从RS触发器电路比较可得两者输入端的关系为:nQnQnQnnnQJS nnnQKR (11.4)主从JK触发器的特性方程:nnnnQRSQ1=nnnnnQQKQJ=nnnnQKQJ 从图11-9和式(11.5)可知,当输入端J和K同时为1时,nnQQ1,nnQQ1,可见,主从JK触发器避免了约束条件的限制。1.电路组成和符号电路组成和符号 主从RS触发器和主从JK触发器都是主从式的,本节介绍边沿触发器。负跳沿触发的主从触发器,要求在CP正脉冲时,加入输入信号,若此时有干扰信号,就会影响触发器的状态,而边沿触发器只对CP跳跃边沿的输入信号发生作用,这样干扰机会大大减少
14、。边沿D触发器的逻辑电路图如图11-11所示:11.1.4 边沿边沿 D触发器触发器图11-11 边沿D触发器的电路逻辑图 图11-11中,边沿D触发器由六个“与非”门电路组成,其中A、B门组成基本RS触发器电路,C、D、E、F门组成引导电路,D为信号输入端,CP为时钟脉冲控制端。为了方便讨论边沿D触发器工作原理,设C、D、E、F的输出分别为Z1、Z2、Z3、Z4。边沿 D触发器的电路符号如图11-12所示:图11-12 边沿D触发器的电路逻辑符号 (1)当脉冲CP0时,C、D“与非”门被封锁,其对应的输出Z1Z21,与整个触发器D端的输入信号无关,这时,由A、B门所组成的基本RS触发器保持原
15、来状态;(2)当脉冲信号由CP=0转变为CP1,即上升沿到来时,若D1,则D门封锁,C门打开,其过程为2.边沿边沿D触发器工作原理触发器工作原理01124DZZ1100142CPZZZ100143ZZZ01131CPZZ(11.6)此时的 信号去向有三路:一路是送到A门,使触发器置1;二路是送到D门,将D门封锁,阻止Z2变成低电平,产生阻塞置“0”信号;三路是送到E门,以保证E门的输出Z31,这样使得CP1期间,维持Z10,即维持置“1”信号。所以,将C门输出端连接到E门输入端的连线称为维持置维持置“1”线线,将C门输出端连接到D门的连线称为阻塞置阻塞置“0”线线。显然,Z0送至D门和E门的输
16、入端,产生边沿作用之后,无论D信号怎样变化,对触发器的“1”状态不会有影响。(3)当脉冲信号由CP=0转变为CP1,即上升沿到来时,若D0,则D门打开,C门封锁,CP时钟信号只能进入D门,所以有:0111142CPZZZ(11.7)此时的 信号去向有有两路:一路是送到B门,使触发器置0;二路是送到F门,将F门封锁,保证Z4=1,从而维持Z20,即维持置“0”信号,同时Z4=1又会使Z3继续为低电平,阻止Z10,即阻塞产生置“1”信号。所以,D门的输出端连接到F门输入端的连线既起维持置“0”线的作用,又起阻塞置“1”线的作用。这样,一旦Z20的信号送至F门,D门的输入信号就会被拒之门外,无论D端
17、信号如何改变都不会影响触发器的状态。02Z 综上所述,在CP上升沿到来时,如果D=1,则触发器置“1”;反之,如果D=0,则触发器就置“0”,故D触发器的特征方程为:由于边沿结构的触发器只接受CP上升沿到来时D端的信号,并且翻转后,会在内部形成的边沿作用,不再接受D 端输入信号,所以,边沿结构的触发器,也和主从结构的触发器一样,不存在空翻现象。D触发器的波形图如图11-13所示。nnDQ1(CP上升沿到来后有效)(11.8)图11-13 边沿D触发器的电路逻辑图11.2 寄存器寄存器 目前,寄存器按结构分可分为数码寄存器和移位寄存器两种,它们共同之处是都具有暂时存放数据的功能,不同之处是后者具
18、有移位功能,而前者却没有。在数字电路的实际应用中,常常需要将一些数据、指令等信息暂时存储起来,这些能够暂时存入数据或指令的电子器件就是寄存器。因为寄存器具有存储数据的功能,所以它必须具有记忆功能。一般来说,需要暂存多少位二进制码就需要多少个触发器。11.2.1 数码寄存器数码寄存器 数码寄存器的逻辑电路图如图11-14所示,它的存储部分是由D触发器构成。图11-14 数码寄存器的电路逻辑图 图11-14中,CP为接收脉冲,用于控制信号的输入,为读取脉冲,用于控制信号的输出,D1、D2、D3、D4为D触发器,用来保存四位输入信号。数码寄存器的工作原理为:当接收脉冲CP变为高电平时,输入数据X1、
19、X2、X3、X4就并行存入寄存器。由D触发器的特性表可知,接收脉冲CP作用后,D触发器的输出端nnDQ1。所以,若输入端的输入数码为“0”,那么D触发器的输出端输出“0”,若输入端的输入数码为“1”,那么D触发器的输出端输出“1”。因为这种寄存器在接收数据时,只需要接收一个接收脉冲,故称单拍接收方式单拍接收方式,单拍接收的优点是传送速度较快,且不需要复位,所以在一些数字式仪表中,为了节省复位时间,往往采用单拍接收方式。为读取脉冲,用来控制各输出端的输出,它到来时,各输出端同时输出数据,因此,这种输入、输出方式称为并行输入并行输出并行输入并行输出。寄存器也可以用JK触发器构成,它的工作原理也很简
20、单,就不再分析了。可见,不管各位触妆器的原状态如何,在CP脉冲作用后。输入数码X1、X2、X3、X4就存入寄存器,并且不需要预先进行“清零”操作。PC11.2.2 移位寄存器移位寄存器1.移位的概念移位的概念 在某些数字电路中,常常需要将寄存器中的数据按时钟的节拍向左或向右移一位或多位,实现这种移位功能的寄存器称为移位寄存器。移位寄存器是数字电路中应用量比较大的一种器件,例如计算器设备中,二进制的乘法和除法可由移位操作结合加法操作来完成的。为了使移位寄存器具备移位功能,让每一位触发器的输出端成为下一位触发器的输入端,且所有的触发器受一个时钟脉冲控制,使它们同步工作。一般情况下,规定右移是向高位
21、移,左移是向低位。如下为一个移位寄存器的移位过程:高位低位原始数据:右移:(串出的数据)原始数据:左移:(串入的数据)(串入的数据)(串出的数据)1001 1 0 0 1 X 1001X 1 0 0 1 移位寄存器在移位过程中,寄存的数据是一个一个的串行输出,也是一个一个地串行输入,这种方式称为串行输入串行输出方式。2.移位寄存器工作原理移位寄存器工作原理 图11-15是由四个边沿D触发器构成的4位移位寄存器的逻辑电路图。图11-15 双向移位寄存器的电路逻辑图 移位寄存器的工作原理为:假设移位寄存器的初始状态为0000,现将数码1011从高位依次输入寄存器,首先是最低位1送到DI端,第一个时
22、钟脉冲到来后,Q01,第二个脉冲到来时,触发器D1的状态移入触发器D2,而D1变为新状态,即Q00,Q11,依次类推,经过4个时钟脉冲以后,4个触发器的状态分别为Q01,Q11,Q30,Q31。表11-3为上述移位寄存器的电路状态表。表11-3 四位移位寄存器的电路状态表时钟脉冲CPQ0Q1Q2 Q301234 0 0 0 0 1 0 0 0 0 1 0 0 1 0 1 0 1 1 0 13.通用型多功能移位寄存器通用型多功能移位寄存器74LS194 74LS194的管脚分配图如图11-16所示,它是一种具有并行输出、并行输入、左移、右移、保持等多种功能的移位寄存器。图11-16 74LS19
23、4移位寄存器的管脚分配图74LS194多功能移位寄存器的特性表如表11-4所示。表11-4 74LS194多功能移位寄存器特性表功能 输 入输 出 CR S1 S0 CP L R A B C DQA QB QC QD清 除保 持送 数右 移右 移左 移左 移保 持L H L H H H A B C DH L H H H L H L H H L H H H L L H L L L L L L QA0 QB0 QC0 QD0 A B C D H QA0 QB0 QC0 L QA0 QB0 QC0 QB0 QC0 QD0 H QB0 QC0 QD0 L QA0 QB0 QC0 QD011.3 计数器
24、计数器 在数字电路中,计数器是广泛应用的逻辑器件之一,它不仅可以记录脉冲的个数,还可以实现分频、定时、产生脉冲序列等功能。例如,在计算机中,时序发生器、分频器、指令计数器等一般都使用计数器。目前,计数器的种类有很多,按时钟脉冲输入方式不同,分为同步计数器和异步计数器;按进位体制不同,分为二进制计数器、十进制计数器等;按计数增减趋势不同,分为加计数器、减计数器和可逆计数器。11.3.1 二进制计数器二进制计数器1.二进制异步加计数器二进制异步加计数器(1)电路结构。)电路结构。图11-17是三位二进制异步加计数器逻辑电路图,该电路由3个上升沿触发的D型触发器组成。图11-17三位二进制异步加计数
25、器具有如下特点:(1)每个D型触发器输入端是本D型触发器Q端信号,因而 ;(2)计数脉冲CP加到最低位触发器的脉冲控制端C端;(3)每个触发器的Q端输出信号接到相邻高位触发器的脉冲控制端C端。nnQQ1(2)原理分析原理分析。假设各触发器初始状态均处于“0”态,即计数器为0,根据异步加计数器电路图和D型触发器的工作特性,可得到三位二进制异步加计数器的状态图和时序图,它们分别如图11-18和11-19所示。图11-18 三位二进制异步加计数器状态图图11-19 三位二进制异步加计数器时序图 图11-18的状态图可知,计数器的初始状态为000,每输入一个计数脉冲,计数器的状态按二进制递增(加1),
展开阅读全文