电工与电子技术项目八课件.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《电工与电子技术项目八课件.ppt》由用户(三亚风情)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 电工 电子技术 项目 课件
- 资源描述:
-
1、了解时序逻辑电路的基本结构及特点;了解时序逻辑电路的基本结构及特点;了解时序逻辑电路的分析和设计;了解时序逻辑电路的分析和设计;了解寄存器和移位寄存器的逻辑功能。了解寄存器和移位寄存器的逻辑功能。学习目标学习目标学习目标学习目标掌握常用计数器芯片的使用;掌握常用计数器芯片的使用;掌握任意进制计数器的设计方法;掌握任意进制计数器的设计方法;掌握寄存器和移位寄存器的简单应用;掌握寄存器和移位寄存器的简单应用;能使用仿真软件进行计数器应用电路的设计。能使用仿真软件进行计数器应用电路的设计。数字钟从原理上讲是一种典型的数字电路应用。数字钟从原理上讲是一种典型的数字电路应用。目前,数字钟的功能越来越强大
2、,并且有多种专门的目前,数字钟的功能越来越强大,并且有多种专门的大规模集成电路可供选择。本项目从学习应用数字电大规模集成电路可供选择。本项目从学习应用数字电子技术知识的角度考虑,介绍以中小规模集成电路设子技术知识的角度考虑,介绍以中小规模集成电路设计和仿真分析制作数字钟的方法。计和仿真分析制作数字钟的方法。多功能数字钟的设计要求完成的技术指标如下。(1)设计一台能直接显示“时”、“分”、“秒”十进制数字的数字钟。(2)走时精度高于普通机械钟(误差不超过1 s/d),具有校时功能可分别对“时”、“分”、“秒”进行单独校时。(3)具有整点报时的功能。多功能数字钟的组成框图如图8-所示。多功能数字钟
3、的组成框图本项目需要完成下列内容。(1)完成多功能数字钟电路的设计。(2)画出多功能数字钟电路的逻辑图。(3)完成多功能数字钟电路的仿真调试。要完成多功能数字钟电路的设计,需要多个数字电路知识模块的综合应用,相应的知识环节如图8-2所示。时序逻辑电路在逻辑功能上任一时时序逻辑电路在逻辑功能上任一时刻的输出信号不仅与当时的输入信号有刻的输出信号不仅与当时的输入信号有关,还与电路原来的状态有关,在结构关,还与电路原来的状态有关,在结构上时序逻辑电路除包含组合电路外,还上时序逻辑电路除包含组合电路外,还含有由触发器构成的存储元件,具有记含有由触发器构成的存储元件,具有记忆能力。忆能力。(一)时序逻辑
4、电路的基本结构(一)时序逻辑电路的基本结构(二)时序逻辑电路的特点(二)时序逻辑电路的特点 (1)时序逻辑电路往往包含组合逻辑电路和存储电路两部分,而存储电时序逻辑电路往往包含组合逻辑电路和存储电路两部分,而存储电路是必不可少的。路是必不可少的。(2)在存储元件的输出和电路输入之间存在反馈连接在存储元件的输出和电路输入之间存在反馈连接,存储电路输出的状存储电路输出的状态必须反馈到输入端,与输入信号共同决定组合逻辑电路的输出。态必须反馈到输入端,与输入信号共同决定组合逻辑电路的输出。(一)时序逻辑电路的分析(一)时序逻辑电路的分析(1)写方程式(2)求状态方程(3)进行计算(4)画状态转换图、状
5、态转换表和时序图时时序序逻逻辑辑电电路路的的分分析析1.同步时序逻辑电路的分析 在同步时序逻辑电路中,所有触发器都由同一个时钟信号触发,它只控制触发器的翻转时刻,而对触发器翻到何种状态并无影响。因此,在分析同步时序电路时,可以不考虑时钟条件。例8-1 试分析如图8-5所示同步时序逻辑电路的逻辑功能。2.异步时序逻辑电路的分析 在异步时序逻辑电路中,由于没有公共的时钟脉冲,分析各触发器的状态转换时,除考虑驱动信号的情况外,还必须考虑其CP端的情况。触发器只有在加到其CP端上的信号有效时,才有可能改变状态,否则,触发器将保持原有状态不变。例8-2 试分析如图8-8所示电路的逻辑功能。(二)时序逻辑
6、电路的设计(二)时序逻辑电路的设计 时序逻辑电路设计是时序逻辑电路分析的逆过程,即根据给定的逻辑功能要求,选择适当的逻辑器件,设计出符合要求的时序逻辑电路。现将用触发器及门电路设计同步时序逻辑电路的方法介绍如下,这种设计方法的基本指导思想是用尽可能少的时钟触发器和门电路来实现符合设计要求的时序电路。(1)分析给定的逻辑功能,确定输入变量、输出变量及该电路应包含的分析给定的逻辑功能,确定输入变量、输出变量及该电路应包含的状态,并用字母表示这些状态。状态,并用字母表示这些状态。(2)分别以上述状态为现态,考察在每一个可能的输入组合作用下应转分别以上述状态为现态,考察在每一个可能的输入组合作用下应转
7、入哪个状态及相应的输出,便可求得符合题意的状态转换图。入哪个状态及相应的输出,便可求得符合题意的状态转换图。1.根据设计题目绘制原始状态图2.状态化简 根据给定要求得到的原始状态转换图不一定是最简的,很可能包含有多余的状态,因此需要进行状态化简(状态合并)。状态化简的规则是,若有两个状态等价,可以消去其中一个,并用另一个等价状态代之,而不改变输入输出的关系。所谓状态等价,是指在原始状态转换图中,如果有两个或两个以上的状态,在输入相同的条件下,不仅有相同的输出,而且向同一个次态转换,则称这些状态是等价的。3.状态编码,画出编码形式的状态转换图及状态转换表 在得到简化的状态转换图后,要对每一个状态
8、指定1个二进制代码,这就是状态编码(状态分配)。编码的方案不同,设计的电路结构也就不同。编码方案选择得当,设计结果可以很简单。为此,选取的编码方案应该有利于所选触发器的驱动方程及电路输出方程的简化。为便于记忆和识别,一般选用的状态编码都遵循一定的规律,如用自然二进制码。编码方案确定后,根据简化的状态转换图,画出编码形式的状态转换图及状态转换表。4.确定触发器数量 按照下式选择触发器的个数n。2n1M2n其中,M是电路包含的状态个数。5.求输出方程和驱动方程 根据编码后的状态表及触发器的驱动表,可求得电路的输出方程和各触发器的驱动方程。6.画逻辑电路图 画逻辑电路图并检查自启动能力。设计同步时序
9、逻辑电路的一般过程如图8-11所示。(一)异步计数器(一)异步计数器 1)异步二进制加法计数器1.异步二进制计数器 2)异步二进制减法计数器2.异步十进制加法计数器(二)同步计数器(二)同步计数器1.同步二进制计数器 1)同步二进制加法计数器 2)同步二进制减法计数器 要实现4位二进制减法计数,必须在输入第一个计数脉冲时电路的状态由0000变为1111。为此,只要将如图8-19所示的加法计数器中各JK触发器输出由Q端改为Q端后,便成为二进制减法计数器了。2.同步十进制加法计数器(一)(一)74LS16174LS161集成计数器功能介绍集成计数器功能介绍(1)异步清零(2)同步并行置数(3)计数
展开阅读全文