-数电06CMOS逻辑门-PPT课件.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《-数电06CMOS逻辑门-PPT课件.ppt》由用户(三亚风情)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 06 CMOS 逻辑 PPT 课件
- 资源描述:
-
1、3 逻辑门电路逻辑门电路3.1 MOS逻辑门电路逻辑门电路3.2 TTL逻辑门电路逻辑门电路*3.3 射极耦合逻辑门电路射极耦合逻辑门电路*3.4 砷化镓逻辑门电路砷化镓逻辑门电路3.5 逻辑描述中的几个问题逻辑描述中的几个问题3.6 逻辑门电路使用中的几个实际问题逻辑门电路使用中的几个实际问题*3.7 用用VerilogHDL描述逻辑门电路描述逻辑门电路3.1 MOS逻辑门逻辑门3.1.1 数字集成电路简介数字集成电路简介3.1.2 逻辑门的一般特性逻辑门的一般特性3.1.3 MOS开关开关及其等效电路及其等效电路3.1.4 CMOS反相器反相器3.1.5 CMOS逻辑门电路逻辑门电路3.1
2、.6 CMOS漏极开路门和三态输出漏极开路门和三态输出门电路门电路3.1.7 CMOS传输门传输门3.1.8 CMOS逻辑门电路的技术参数逻辑门电路的技术参数1、逻辑门逻辑门:实现基本逻辑运算和复合逻辑运算的单元电路。实现基本逻辑运算和复合逻辑运算的单元电路。2、逻辑门电路的分类逻辑门电路的分类二极管门电路二极管门电路三极管门电路三极管门电路TTL门电路门电路MOS门电路门电路PMOS门门CMOS门门逻辑门电路逻辑门电路分立门电路分立门电路集成门电路集成门电路NMOS门门3.1.1 数字集成电路简介数字集成电路简介1.CMOS集成电路集成电路:广泛应用于超大规模、甚大规模集成电路广泛应用于超大
3、规模、甚大规模集成电路 4000 4000系列系列74HC 74HCT74VHC 74VHCT速度慢速度慢与与TTL不不兼容兼容抗干扰抗干扰功耗低功耗低74LVC 74AUC速度加快速度加快与与TTL兼容兼容负载能力强负载能力强抗干扰抗干扰功耗低功耗低速度两倍于速度两倍于74HC与与TTL兼容兼容负载能力强负载能力强抗干扰抗干扰功耗低功耗低低低(超低超低)电压电压速度更加快速度更加快与与TTL兼容兼容负载能力强负载能力强抗干扰功耗低抗干扰功耗低 7474系列系列74LS系列系列74AS系列系列 74ALS2.TTL 集成电路集成电路:广泛应用于中大规模集成电路广泛应用于中大规模集成电路3.1.
4、1 数字集成电路简介数字集成电路简介3.1.2 逻辑门电路的一般特性逻辑门电路的一般特性1.1.输入和输出的高、低电平输入和输出的高、低电平输出高电平的下限值输出高电平的下限值 VOH(min)输入低电平的上限值输入低电平的上限值 VIL(max)输入高电平的下限值输入高电平的下限值 VIH(min)输出低电平的上限值输出低电平的上限值 VOL(max)输出输出高电平高电平+VDD VOH(min)VOL(max)0 G门门vO范围范围 vO 输出输出低电平低电平 输入输入高电平高电平VIH(min)VIL(max)+VDD 0 G门门vI范围范围 输入输入低电平低电平 vI vIvO1负载门
5、输入高电平时的噪声容限:负载门输入高电平时的噪声容限:负载门输入低电平时的噪声容限负载门输入低电平时的噪声容限:2.噪声容限噪声容限VNH=VOH(min)VIH(min)VNL=VIL(max)VOL(max)表示门电路的抗干扰能力。表示门电路的抗干扰能力。1 驱动驱动 vo 1 负载负载 vI 噪声噪声 类型类型参数参数74HCVDD=5V74HCTVDD=5V74LVCVDD=3.3V74AUCVDD=1.8VtPLH或或tPHL(ns)782.10.93.传输延迟时间传输延迟时间表征门电路开关速度表征门电路开关速度它说明门电路在输入脉冲波形的作用它说明门电路在输入脉冲波形的作用下,其输
6、出波形相对于输入波形延迟下,其输出波形相对于输入波形延迟了多长的时间了多长的时间。CMOS电路传输延迟时间电路传输延迟时间 tPHL 输出输出 50%90%50%10%tPLH tf tr 输入输入 50%50%10%90%4.功耗功耗静态功耗:静态功耗:指的是当电路没有状态转换时的功耗,是电源总电流指的是当电路没有状态转换时的功耗,是电源总电流ID与电源电压与电源电压VDD的乘积。的乘积。动态功耗动态功耗:指的是电路在输出状态转换时的功耗。:指的是电路在输出状态转换时的功耗。对于对于TTL门电路来说,静态功耗是主要的。门电路来说,静态功耗是主要的。CMOS电路的静态功耗非常低。电路的静态功耗
7、非常低。CMOS门电路动态功耗正比于门电路动态功耗正比于转换频率,也正比于电源电压的平方。转换频率,也正比于电源电压的平方。5.5.延时延时 功耗积功耗积是速度功耗综合性的指标是速度功耗综合性的指标.延时延时 功耗积功耗积,用符号,用符号DP表示表示DP=tPd PD扇入数:取决于逻辑门的输入端的个数。扇入数:取决于逻辑门的输入端的个数。6.6.扇入与扇出数扇入与扇出数扇出数:是指其在正常工作情况下,所能带同类门电路的最大数目。扇出数:是指其在正常工作情况下,所能带同类门电路的最大数目。(a)拉电流负载:负载电流从驱动门流向外电路拉电流负载:负载电流从驱动门流向外电路(b)灌电流负载:负载电流
8、从外电路流入驱动门灌电流负载:负载电流从外电路流入驱动门(a)a)带拉电流负载带拉电流负载当负载门的个数增加时,总的拉电流将增加,会引起输出高电压当负载门的个数增加时,总的拉电流将增加,会引起输出高电压的降低。但不得低于输出高电平的下限值,这就限制了高电平输的降低。但不得低于输出高电平的下限值,这就限制了高电平输出电流的最大值,从而限制了负载门的个数。出电流的最大值,从而限制了负载门的个数。)(I)(IN负载门负载门驱动门驱动门IHOHOH 高电平高电平扇出数扇出数:IOH:驱动门的输出端为高电平时,允驱动门的输出端为高电平时,允许输出的最大电流许输出的最大电流IIH:负载门的输入端为高电平时
9、,允负载门的输入端为高电平时,允许输入的最大电流许输入的最大电流。(b)带灌电流负载带灌电流负载)(I)(IN负载门负载门驱动门驱动门ILOLOL 当负载门的个数增加时,总的灌电流将增加,会引起输出低电当负载门的个数增加时,总的灌电流将增加,会引起输出低电压的升高。但不得高于输出低电平的上限值,这就限制了低电压的升高。但不得高于输出低电平的上限值,这就限制了低电平输出电流的最大值,从而也限制了负载门的个数。平输出电流的最大值,从而也限制了负载门的个数。IOL:驱动门的输出端为低电平时,允:驱动门的输出端为低电平时,允许输出的最大电流许输出的最大电流IIL:负载门的输入端为低电平时,允:负载门的
10、输入端为低电平时,允许输入的最大电流许输入的最大电流低电平低电平扇出数扇出数:复习:复习:MOS管管ID电流方向电流方向:P衬底衬底DGSID流进漏极流进漏极开启电压开启电压VTN 01)VGS VTN时导通(开关闭合)时导通(开关闭合)2)VGS VTN时截止(开关断开)时截止(开关断开)另:衬底另:衬底B与与S之间零偏或反偏。之间零偏或反偏。BS可连在一起,或可连在一起,或NMOS可将可将B接电路的最接电路的最低低电位电位增强型增强型NMOS管管复习:复习:MOS管管ID电流方向电流方向:流出漏极流出漏极增强型增强型PMOS管管开启电压开启电压VTP 01)VGS VTP时截止(开关断开)
11、时截止(开关断开)另:衬底另:衬底B与与S之间零偏或反偏。之间零偏或反偏。BS可连在一起,或可连在一起,或PMOS可将可将B接电路的最接电路的最高高电位电位N衬底衬底DGSID3.1.3 MOS开关及其等效电路开关及其等效电路:MOS管通过饱和区到达可变电阻区,输出管通过饱和区到达可变电阻区,输出 低电平低电平:MOS管截止,管截止,输出高电平输出高电平当当I VTN3.1.4 CMOS 反相器反相器1.1.工作原理工作原理AL1+VDD+10VD1S1vivOTNTPD2S20V+10VvivGSNvGSPTNTPvO0 V 0V-10V截止截止导通导通 10 V10 V 10V 0V导通导
展开阅读全文