chapter9CMOS逻辑电路的高级技术.课件.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《chapter9CMOS逻辑电路的高级技术.课件.ppt》由用户(三亚风情)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- chapter9CMOS 逻辑电路 高级 技术 课件
- 资源描述:
-
1、第9章章 COMS逻辑电路逻辑电路 的高级技术的高级技术 本章概要n 镜像电路n C2MOSn 准nMOS电路n 动态CMOS电路n 多米诺逻辑n 双轨逻辑电路n CMOS逻辑电路的比较9.1 概述 静态静态CMOS与动态与动态CMOSn静态CMOS逻辑电路 输出-输入逻辑关系与时间无关(开关过渡期除外)利用晶体管的串-并联组合实现逻辑 晶体管数多(n个扇入需要2n个管子,n个NMOS,n个 PMOS),占用面积大 速度较慢 功耗较小n 动态CMOS逻辑电路 输出-输入逻辑关系与时间有关 利用时钟和MOSFET的电荷存储特性实现逻辑 晶体管数少(n个扇入需要n+2个管子,n+1个NMOS,1个
2、 PMOS),占用面积小 速度较快(通过预充电,只有从输入1到0有延迟时间)功耗较大9.3 镜像电路 定义定义n什么是镜像电路?电路的nFET和pFET部分具有相同的拓扑结构 nFET和pFET部分的晶体管尺寸可以有不同,以便使电特性对称9.3 镜像电路 实现实现XOR的镜像电路的镜像电路(1)电路对称版图结构对称9.3 镜像电路 实现实现XOR的镜像电路的镜像电路(2)开关模型2.2rpt2poutpppCRC R2.2fnt2noutnnnCRC R9.3 镜像电路 实现实现XOR的镜像电路的镜像电路(3)镜像电路:2个pFET对Cp有贡献,tr较小AOI电路:4个pFET对Cp有贡献,t
3、r较大9.3 镜像电路 实现实现XNOR的镜像电路的镜像电路镜像电路实现AOI电路实现9.4 准nMOS电路 有比逻辑有比逻辑有源负载电阻负载如何减少静态CMOS中的晶体管数?9.4 准nMOS电路 准准nMOS结构结构0pFETnFETpFETSGpDDVV永远导通阵列截止开关开路将输出电平上拉到nMOS 逻辑电路用1个pFET为负载OLnFETnFETpFETOLVV阵列导通开关短路将输出电平下拉到低电平但因导通,较大9.4 准nMOS电路 准准nMOS反相器反相器:输出低电平输出低电平9.4 准nMOS电路 准准nMOS反相器反相器:实例实例9.4 准nMOS电路 准准nMOS反相器反相
4、器:VTC曲线曲线9.4 准nMOS电路 准准nMOS NAND2/NOR2准准nMOS:逻辑设计优先采用逻辑设计优先采用NOR门门,以相对减少低电平以相对减少低电平静态静态CMOS:逻辑设计优先采用逻辑设计优先采用NAND门门,以相对提高电路速度以相对提高电路速度9.4 准nMOS电路 准准nMOS AOI9.5 C2MOS电路 时钟信号时钟信号9.5 C2MOS电路 三态反相器三态反相器0M1M21M1M2DataCOMSnDDnEfVGNDEf、均截止与、均断开,输出为高阻态、均导通成为以为输入端、为输出端的反相器 ZHi低电平0三态电路 高电平1,常用于将电路与公共总线隔开高阻(Z)9
5、.5 C2MOS电路 C2MOS门门:结构结构C2MOS:时钟控制CMOS电路1M1M20M1M2HiZ时,、导通,输出静态逻辑运算的结果,与输入有关时,、截止,输出高阻态,与输入无关nFET静态逻辑电路静态逻辑电路pFET静态逻辑电路静态逻辑电路三三态态输输出出控控制制9.5 C2MOS电路 C2MOS门门:电路电路使tr使tf9.5 C2MOS电路 C2MOS门门:版图版图9.6 动态CMOS电路 基本结构基本结构pnp0MMMDDoutoutDDVCVV 预充电:导通,截止,输出与输入无关,通过对充电,使pnn1MMnFET MVoutDDDDVVV 求值:截止,导通,输入经逻辑阵列运算
6、得到输出若运算结果为逻辑1,则输出为高阻态,保持;若运算结果为逻辑0,则输出通过逻辑阵列和放电,使0预充电管:提供输出高电平时钟信号:控制电路的工作并实现同步求值控制管:保证预充电期间无静态功耗实现逻辑操作输出电容:包括结电容、扇出门输入电容和布线电容,保持预充电电平9.6 动态CMOS电路 基本类型基本类型上拉n网络下拉n网络9.6 动态CMOS 电路实例电路实例:AOI门门9.6 动态CMOS电路 与静态与静态CMOS的比较的比较n与静态与静态CMOSCMOS相同之处相同之处n 全逻辑摆幅,无比逻辑n 下拉网络由nMOS逻辑链构成,构成方式与静态CMOS相同n 无静态功耗n与静态与静态CM
7、OSCMOS不同之处不同之处n 晶体管数少:只需N2个FET,而静态CMOS需2N个FETn 开关速度快:晶体管数少,无低至高延迟时间,负载电容小,无短路电流n 噪声容限小:VM、VIH、VIL均近似等于VTn,而静态CMOS近似等于VDD/2n 动态功耗较大:时钟电路消耗功率较大(负载电容大,翻转频度高),预 充电过程需消耗电流n 需要时钟控制信号n 需要保持输出高电平:电荷泄漏、电荷分享、背栅耦合、时钟反馈等问题 使输出高电平保持时间有限9.6 动态CMOS电路 版图版图:NAND39.6 动态CMOS电路 版图版图:NAND49.6 动态CMOS电路 信号完整性问题信号完整性问题n 电荷
展开阅读全文