噶米第14章集成电路版图设计课件.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《噶米第14章集成电路版图设计课件.ppt》由用户(三亚风情)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 噶米第 14 集成电路 版图 设计 课件
- 资源描述:
-
1、第十四章 版图设计8/11/20228/11/20228/11/2022共85页3 微电子工艺流程简介主要介绍N阱CMOS工艺流程,用到的wafer是p型衬底,要用nWELL来构建p沟器件,而n型MOS管就构建在p衬底上。8/11/2022共85页4第一张mask定义为n-wellmask离子注入:制造nwell。8/11/2022共85页5第二张mask定义为active mask。有源区用来定义管子的栅以及允许注入的p型或者n型扩散的源漏区。8/11/2022共85页6第三张mask为poly mask:包含了多晶硅栅以及需要腐蚀成的形状。8/11/2022共85页7第四张mask定义为n
2、mask,用来定义需要注入n的区域。8/11/2022共85页8第五张mask是pmask。p在Nwell中用来定义PMOS管。8/11/2022共85页9第六张mask就是定义接触孔。腐蚀SiO2到需要接触的层的表面。其次要能够使金属接触到扩散区或者多晶硅区。8/11/2022共85页10第七张mask就是金属1(metal1)。需要选择性刻蚀出电路所需要的连接关系。0.35umCMOS的工艺层8/11/2022Fig.MET5&MVIA5 patternP-subNWELLPWELLN-PKTP-PKTP-N-N+STIP+PETEOSTiSi2SiNUSGPSGWTi/TiNWWMET1
3、MVIA1MET2MET3MET4MVIA2MVIA3MVIA4IMD2IMD3IMD4IMD1SiNPSGMET5Pad版图设计版图版图(Layout)它包含了集成电路尺寸、各层拓扑定义等器件相关的物理信息数它包含了集成电路尺寸、各层拓扑定义等器件相关的物理信息数据。据。设计规则是如何向电路设计及版图设计工程师精确说明工艺线的加工能力,设计规则是如何向电路设计及版图设计工程师精确说明工艺线的加工能力,就是设计规则描述的内容。就是设计规则描述的内容。包括几何设计规则、电学设计规则、布线规则包括几何设计规则、电学设计规则、布线规则。设计规则是各集成电路制造厂家根据本身的工艺特点和技术水平而制定的
4、。设计规则是各集成电路制造厂家根据本身的工艺特点和技术水平而制定的。因此不同的工艺,就有不同的设计规则。因此不同的工艺,就有不同的设计规则。掩膜上的图形决定着芯片上器件或连接物理层的尺寸。因此版图上的几何图掩膜上的图形决定着芯片上器件或连接物理层的尺寸。因此版图上的几何图形尺寸与芯片上物理层的尺寸直接相关形尺寸与芯片上物理层的尺寸直接相关。8/11/2022 版图几何设计规则版图几何设计规则 版图设计规则:是指为了保证电路的功能和一定的成品率而提出的一版图设计规则:是指为了保证电路的功能和一定的成品率而提出的一组最小尺寸,如最小线宽、最小可开孔、线条之间的最小间距。组最小尺寸,如最小线宽、最小
5、可开孔、线条之间的最小间距。设计规则反映了性能和成品率之间可能的最好的折衷。规则越保守,设计规则反映了性能和成品率之间可能的最好的折衷。规则越保守,能工作的电路就越多能工作的电路就越多(即成品率越高即成品率越高)。描述几何设计规则的方法:微米规则和描述几何设计规则的方法:微米规则和规则规则。8/11/2022层次与层次标记 把设计过程抽象成若干易于处理的概念性版图层次,这些层次代表线路转换成硅芯片时所必需的掩模图形。层次表示 含义 标示图 Nwell N阱层 Active N+或P+有源区层 Poly 多晶硅层 Contact 接触孔层 Metal 金属层 Pad 焊盘钝化层 8/11/202
6、28/11/20228/11/2022N阱设计规则8/11/2022编号描 述尺寸(m)目的与作用1.1N阱最小宽度10.0保证光刻精度和器件尺寸1.2N阱最小间距10.0防止不同电位阱间干扰1.3N阱内N阱覆盖P+2.0保证N阱四周的场注N区环的尺寸1.4N阱到N阱外N+距离8.0减少闩锁效应P+、N+有源区设计规则8/11/2022编 号描 述尺寸目的与作用2.1P+、N+有源区宽度3.5保证器件尺寸,减少窄沟道效应2.2P+、N+有源区间距3.5减少寄生效应Poly层的设计规则8/11/2022编号描 述尺 寸 目的与作用3.1多晶硅最小宽度3.0保证多晶硅线的必要电导3.2多晶硅间距2
展开阅读全文