精品课程IC原理1章集成电路的基本制造工艺ppt课件.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《精品课程IC原理1章集成电路的基本制造工艺ppt课件.ppt》由用户(三亚风情)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 精品课程 IC 原理 集成电路 基本 制造 工艺 ppt 课件
- 资源描述:
-
1、11.1 硅衬底材料的制备硅衬底材料的制备1.2 硅集成电路制造工艺硅集成电路制造工艺 1.2.1 集成电路加工过程简介集成电路加工过程简介 1.2.2 图形转换(光刻与刻蚀工艺)图形转换(光刻与刻蚀工艺) 1.2.3 掺杂工艺(扩散与离子注入)掺杂工艺(扩散与离子注入) 1.2.4 制膜制膜 (制作各种材料的薄膜)(制作各种材料的薄膜)1.3 集成电路生产线集成电路生产线1.4 集成电路封装集成电路封装1.5 集成电路工艺小结集成电路工艺小结1.6 集成电路的基本制造工艺集成电路的基本制造工艺 流程流程 (见教材第(见教材第1章)章)2 任何集成电路的制造都离不开衬底材任何集成电路的制造都离
2、不开衬底材料料单晶硅。制备单晶硅有两种方法:悬单晶硅。制备单晶硅有两种方法:悬浮区熔法和直拉法。浮区熔法和直拉法。 悬浮区熔法是在悬浮区熔法是在20世纪世纪50年代提出看年代提出看并很快被应用到晶体制备技术中。用这种并很快被应用到晶体制备技术中。用这种方法制备的单晶硅的电阻率非常高,特别方法制备的单晶硅的电阻率非常高,特别适合制作电力电子器件。目前悬浮区熔法适合制作电力电子器件。目前悬浮区熔法制备的单晶硅仅占有很小的市场份额。制备的单晶硅仅占有很小的市场份额。 3 随着超大规模集成电路的不随着超大规模集成电路的不断发展,不但要求单晶硅的尺寸断发展,不但要求单晶硅的尺寸不断增加,而且要求所有的杂
3、质不断增加,而且要求所有的杂质浓度能得到精密控制,而悬浮区浓度能得到精密控制,而悬浮区熔法无法满足这些要求,因此,熔法无法满足这些要求,因此,直拉法制备的单晶硅越来越多地直拉法制备的单晶硅越来越多地被人们所采用。目前市场上的单被人们所采用。目前市场上的单晶硅绝大部分是采用直拉法制备晶硅绝大部分是采用直拉法制备得到的。得到的。4 圓圓晶是制作矽半导体晶是制作矽半导体IC所用之矽晶片,狀所用之矽晶片,狀似圓形,故稱晶圓。材料是矽,似圓形,故稱晶圓。材料是矽, IC(Integrated Circuit)工厂用的矽晶片即為矽)工厂用的矽晶片即為矽晶体,因為整片的矽晶片是單一完整的晶体,晶体,因為整片
4、的矽晶片是單一完整的晶体,故又稱為單晶体。但在整体固态晶体內,眾多故又稱為單晶体。但在整体固态晶体內,眾多小晶体的方向不相,則為复晶體(或多晶体)。小晶体的方向不相,則為复晶體(或多晶体)。生成單晶体或多晶体与晶体生長時的溫度,速生成單晶体或多晶体与晶体生長時的溫度,速率与雜質都有關系。率与雜質都有關系。56 把块状多晶硅放入坩埚内加热到把块状多晶硅放入坩埚内加热到 1440再次熔化。为了防再次熔化。为了防止硅在高温下被氧化,坩埚内被抽成真空并注入惰性气体氩气。止硅在高温下被氧化,坩埚内被抽成真空并注入惰性气体氩气。之后用纯度之后用纯度 99.7% 的钨丝悬挂的钨丝悬挂“硅籽晶硅籽晶”探入熔融
5、硅中,以探入熔融硅中,以 220转转/分钟的转速及分钟的转速及 310毫米毫米/分钟的速率从熔液中将单晶硅分钟的速率从熔液中将单晶硅棒缓慢拉出。这样就会得到一根纯度极高的单硅晶棒,理论上棒缓慢拉出。这样就会得到一根纯度极高的单硅晶棒,理论上最大直径可达最大直径可达45厘米,最大长度为厘米,最大长度为3米。米。7 1.2.1 集成电路加工过程简介集成电路加工过程简介一、硅片制备(切、磨、抛)一、硅片制备(切、磨、抛)*圆片(圆片(Wafer)尺寸与衬底厚度:)尺寸与衬底厚度:3 0.4mm 5 0.625mm4 0.525mm 6 0.75mm 硅片的大部分用于机械支撑。硅片的大部分用于机械支撑
6、。1.2 集成电路制造工艺集成电路制造工艺8CrystalGrowthSlicingGraphite HeaterSi MeltSi CrystalPolishingWaferingHigh Temp.AnnealingFurnaceAnnealed WaferDefect FreeSurface byAnnealing(Surface Improvement)Surface DefectMapPolished Wafer晶圆退火工艺流程晶圆退火工艺流程晶体生长晶体生长晶圆制作晶圆制作硅晶体硅晶体熔硅熔硅切片切片抛光抛光抛光片抛光片高温退火高温退火退火后的晶圆退火后的晶圆退火炉退火炉(改善表面
7、)(改善表面)利用退火消除缺陷利用退火消除缺陷石墨加热器9二、前部工序二、前部工序 Mask掩膜版 CHIP10 晶圆处理制程之主要工作为在硅晶圆上制作电晶圆处理制程之主要工作为在硅晶圆上制作电路与电子元件(如电晶体管、电容器、逻辑门等),路与电子元件(如电晶体管、电容器、逻辑门等),为上述各制程中所需技术最复杂且资金投入最多的为上述各制程中所需技术最复杂且资金投入最多的过程过程 ,以微处理器(,以微处理器(Microprocessor)为例,其所)为例,其所需处理步骤可达需处理步骤可达数百道数百道,而其所需加工机台先进且,而其所需加工机台先进且昂贵,动辄数千万一台,其所需制造环境为为一温昂贵
8、,动辄数千万一台,其所需制造环境为为一温度、湿度与度、湿度与 含尘(含尘(Particle)均需控制的无尘室)均需控制的无尘室/超超净间净间(Clean-Room),虽然详细的处理程序是随著),虽然详细的处理程序是随著产品种类与所使用的技术有关;不过其基本处理步产品种类与所使用的技术有关;不过其基本处理步骤通常是晶圆先经过适当的清洗(骤通常是晶圆先经过适当的清洗(Cleaning)之後,)之後,接著进行氧化(接著进行氧化(Oxidation)及沉积,最後进行显影、)及沉积,最後进行显影、蚀刻及离子注入等反覆步骤,以完成晶圆上电路的蚀刻及离子注入等反覆步骤,以完成晶圆上电路的加工与制作。加工与制
9、作。11 晶圆处理制程(晶圆处理制程(Wafer Fabrication;简称;简称 Wafer Fab) 1. 图形转换:图形转换:将设计在掩膜版将设计在掩膜版(类似于照相底片类似于照相底片)上的图上的图形转移到半导体单晶片上形转移到半导体单晶片上 2. 掺杂:掺杂:根据设计的需要,将各种杂质掺杂在需要的根据设计的需要,将各种杂质掺杂在需要的位置上,形成晶体管、接触等位置上,形成晶体管、接触等 3. 制膜:制膜:制作各种材料的薄膜制作各种材料的薄膜12图形转换:图形转换:光刻:接触光刻、接近光刻、投影光刻、电子光刻:接触光刻、接近光刻、投影光刻、电子束光刻束光刻刻蚀:干法刻蚀、湿法刻蚀刻蚀:
10、干法刻蚀、湿法刻蚀掺杂:掺杂:离子注入离子注入 退火退火扩散扩散制膜:制膜:氧化:干氧氧化、湿氧氧化等氧化:干氧氧化、湿氧氧化等CVD:APCVD、LPCVD、PECVDPVD:蒸发、溅射:蒸发、溅射13 三、后部封装三、后部封装 (在另外厂房)(在另外厂房)(1)背面减薄(2)划片、掰片(3)粘片(4)压焊:金丝球焊(5)切筋(6)整形(7)封装(8)沾锡:保证管脚的电学接触(9)老化(10)成测(11)打字、包装 划片14金 丝劈加 热 压 焊15 设计与工艺制造之间的接口是设计与工艺制造之间的接口是版图。版图。什么是什么是版图?它是一组相互套合的图形,各层版图相应版图?它是一组相互套合的
11、图形,各层版图相应于不同的工艺步骤,每一层版图用不同的图案来于不同的工艺步骤,每一层版图用不同的图案来表示。版图与所采用的制备工艺紧密相关。表示。版图与所采用的制备工艺紧密相关。 在计算机及其在计算机及其VLSI设计系统上设计完成的集设计系统上设计完成的集成电路版图还只是一些图像或成电路版图还只是一些图像或(和和)数据,在将设数据,在将设计结果送到工艺线上实验时,还必须经过一个重计结果送到工艺线上实验时,还必须经过一个重要的中间环节:要的中间环节:制版制版。所以,在介绍基本的集成。所以,在介绍基本的集成电路加工工艺之前,先简要地介绍集成电路加工电路加工工艺之前,先简要地介绍集成电路加工的掩模的
12、掩模(Masks)及其制造。及其制造。 通常我们看到的器件通常我们看到的器件版图是一组复合图,这个复合图实际上是由若干版图是一组复合图,这个复合图实际上是由若干个分层图形叠合而成,这个过程和印刷技术中的个分层图形叠合而成,这个过程和印刷技术中的套印技术非常相像。套印技术非常相像。版图与制版版图与制版16 制版的目的就是产生一套分层的版图掩模,制版的目的就是产生一套分层的版图掩模,为将来进行图形转移,即将设计的版图转移到为将来进行图形转移,即将设计的版图转移到硅片上去做准备。硅片上去做准备。 制版制版是通过图形发生器完成图形的缩小和是通过图形发生器完成图形的缩小和重复。在设计完成集成电路的版图以
13、后,设计重复。在设计完成集成电路的版图以后,设计者得到的是一组标准的制版数据,将这组数据者得到的是一组标准的制版数据,将这组数据传送给图形发生器传送给图形发生器(一种制版设备一种制版设备),图形发生,图形发生器(器(PG-pattern generator)根据数据,将设)根据数据,将设计的版图结果分层的转移到掩模版上计的版图结果分层的转移到掩模版上(掩模版掩模版为涂有感光材料的优质玻璃板为涂有感光材料的优质玻璃板),这个过程叫,这个过程叫初缩。初缩。17 1.2.2 图形转换(光刻与刻蚀工艺)图形转换(光刻与刻蚀工艺) 光刻是加工集成电路微图形结构的关键工艺技光刻是加工集成电路微图形结构的关
14、键工艺技术,通常,光刻次数越多,就意味着工艺越复杂。术,通常,光刻次数越多,就意味着工艺越复杂。另另方面,光刻所能加工的线条越细,意味着工艺方面,光刻所能加工的线条越细,意味着工艺线水平越高。光刻工艺是完成在整个硅片上进行开线水平越高。光刻工艺是完成在整个硅片上进行开窗的工作。窗的工作。 光刻技术类似于照片的印相技术,所不同的是,光刻技术类似于照片的印相技术,所不同的是,相纸上有感光材料,而硅片上的感光材料相纸上有感光材料,而硅片上的感光材料-光刻胶是光刻胶是通过旋涂技术在工艺中后加工的。光刻掩模相当于通过旋涂技术在工艺中后加工的。光刻掩模相当于照相底片,一定的波长的光线通过这个照相底片,一定
15、的波长的光线通过这个“底片底片”,在光刻胶上形成与掩模版(光罩)图形相反的感光在光刻胶上形成与掩模版(光罩)图形相反的感光区,然后进行显影、定影、坚膜等步骤,在光刻胶区,然后进行显影、定影、坚膜等步骤,在光刻胶膜上有的区域被溶解掉,有的区域保留下来,形成膜上有的区域被溶解掉,有的区域保留下来,形成了版图图形。了版图图形。18 光刻是集成电路制造过程中最复杂光刻是集成电路制造过程中最复杂和最关键的工艺之一。光刻工艺利用光和最关键的工艺之一。光刻工艺利用光敏的抗蚀涂层敏的抗蚀涂层(光刻胶光刻胶)发生光化学反应,发生光化学反应,结合刻蚀的方法把掩膜版图形复制到圆结合刻蚀的方法把掩膜版图形复制到圆硅片
16、上,为后序的掺杂、薄膜等工艺做硅片上,为后序的掺杂、薄膜等工艺做好准备。在芯片的制造过程中,会多次好准备。在芯片的制造过程中,会多次反复使用光刻工艺。现在,为了制造电反复使用光刻工艺。现在,为了制造电子器件要采用多达子器件要采用多达24次光刻和多于次光刻和多于250次次的单独工艺步骤,使得芯片生产时间长的单独工艺步骤,使得芯片生产时间长达一个月之久。目前光刻已占到总的制达一个月之久。目前光刻已占到总的制造成本的造成本的1/3以上,并且还在继续提高。以上,并且还在继续提高。19正胶:曝光后可溶正胶:曝光后可溶 分辨率高分辨率高负胶:曝光后不可溶负胶:曝光后不可溶 分辨率差分辨率差20 光刻光刻
17、(Photolithography & Etching) 过程如下:过程如下: 1打底膜(打底膜(HMDS-粘附促进剂)粘附促进剂) 2. 涂光刻胶涂光刻胶 3. 前烘前烘 4对版曝光对版曝光 5显影显影 6. 坚膜坚膜 7刻蚀:采用干法刻蚀(刻蚀:采用干法刻蚀(Dry Etching) 8去胶:化学方法及干法去胶去胶:化学方法及干法去胶 (1)丙酮中,然后用无水乙醇丙酮中,然后用无水乙醇 (2)发烟硝酸发烟硝酸 (3)等离子体的干法刻蚀技术等离子体的干法刻蚀技术21光刻三要素:光刻三要素:光刻胶、掩膜版和光刻机光刻胶、掩膜版和光刻机光刻胶又叫光致抗蚀剂,它是由光敏化合物、光刻胶又叫光致抗蚀剂
18、,它是由光敏化合物、基体树脂和有机溶剂等混合而成的胶状液体基体树脂和有机溶剂等混合而成的胶状液体光刻胶受到特定波长光线的作用后,导致其光刻胶受到特定波长光线的作用后,导致其化学结构发生变化,使光刻胶在某种特定溶化学结构发生变化,使光刻胶在某种特定溶液中的溶解特性改变液中的溶解特性改变正胶:正胶:分辨率高,在超大规模集成电路工分辨率高,在超大规模集成电路工艺中,一般只采用正胶艺中,一般只采用正胶负胶:负胶:分辨率差,适于加工线宽分辨率差,适于加工线宽3 m的的线条线条22 几种常见的光刻方法接触式光刻、接近式曝光、投影式曝光接触式光刻、接近式曝光、投影式曝光23 光学曝光的各种曝光方式及其利弊光
19、学曝光的各种曝光方式及其利弊接接触触式式非非接接触触式式优点:设备简单,分辨率较高。优点:设备简单,分辨率较高。缺点:掩模版与晶片易损伤,成品率低。缺点:掩模版与晶片易损伤,成品率低。接近式接近式优点:掩模版寿命长,成本低。优点:掩模版寿命长,成本低。缺点:衍射效应严重,影响分辨率。缺点:衍射效应严重,影响分辨率。投影式投影式全反射全反射折射折射优点:无像差,无驻波效应影响。优点:无像差,无驻波效应影响。缺点:光学系统复杂,对准困难。缺点:光学系统复杂,对准困难。优点:对片子平整度要求低,可采用优点:对片子平整度要求低,可采用较大孔径的透镜以提高分辨率,掩模较大孔径的透镜以提高分辨率,掩模制造
20、方便。制造方便。缺点:设备昂贵,曝光效率低。缺点:设备昂贵,曝光效率低。24 各种光源的比较:各种光源的比较: 光谱光谱 波长波长(nm)曝光方式曝光方式 抗蚀抗蚀剂剂 掩模材料掩模材料分辨率分辨率 紫外光紫外光UV365 436 各种有掩各种有掩模方式模方式 光致光致 玻璃玻璃/Cr0.5 m 深紫外光深紫外光DUV193 248 各种有掩各种有掩模方式模方式 电子电子 石英石英/Cr、Al0.2 m 极紫外光极紫外光EUV 10 15 缩小全缩小全 反射反射电子电子多涂层反射层多涂层反射层/金属吸收层金属吸收层0.1 m X 射线射线 0.2 4 接近接近电子电子Si、Si3N4、Al2O
21、3/ Au、Pt、Os 等等0.1 m 25 各种获得抗蚀剂图形的途径:各种获得抗蚀剂图形的途径:电、离子束图形发生器电、离子束图形发生器光学图形发生器光学图形发生器电、离子束曝光系统电、离子束曝光系统掩模图形的产生掩模图形的产生光学复制用的掩模光学复制用的掩模高分辨率用的掩模高分辨率用的掩模直接描画式曝光直接描画式曝光用于接触、接近用于接触、接近式曝光、投影式式曝光、投影式曝光,生产周期曝光,生产周期短,缺陷密度低。短,缺陷密度低。用于深紫外光、用于深紫外光、极紫外光、极紫外光、 X 射射线、电子束投影、线、电子束投影、离子束投影等的离子束投影等的曝光,适宜于大曝光,适宜于大批量生产。批量生
22、产。用于电、离子束用于电、离子束扫描曝光,适宜扫描曝光,适宜于试验性器件、于试验性器件、要求分辨率特别要求分辨率特别高的器件、少量高的器件、少量生产的器件。生产的器件。CAD26 虽然,光刻和刻蚀是两个不同的加工工艺,但虽然,光刻和刻蚀是两个不同的加工工艺,但因为这两个工艺只有连续进行,才能完成真正意义因为这两个工艺只有连续进行,才能完成真正意义上的图形转移。在工艺线上,这两个工艺是放在同上的图形转移。在工艺线上,这两个工艺是放在同一工序,因此,有时也将这两个工艺步骤统称为光一工序,因此,有时也将这两个工艺步骤统称为光刻。刻。 湿法刻蚀:湿法刻蚀:利用液态化学试剂或溶液通过化学利用液态化学试剂
23、或溶液通过化学反应进行刻蚀的方法。反应进行刻蚀的方法。 干法刻蚀:干法刻蚀:主要指利用低压放电产生的等离子主要指利用低压放电产生的等离子体中的离子或游离基体中的离子或游离基( (处于激发态的分子、原子及处于激发态的分子、原子及各种原子基团等各种原子基团等) )与材料发生化学反应或通过轰击与材料发生化学反应或通过轰击等物理作用而达到刻蚀的目的。等物理作用而达到刻蚀的目的。27 干法刻蚀是用等离子体进行薄膜刻蚀的技术。干法刻蚀是用等离子体进行薄膜刻蚀的技术。它是硅片表面物理和化学两种过程平衡的结果。它是硅片表面物理和化学两种过程平衡的结果。在半导体刻蚀工艺中,存在着两个极端:离子铣在半导体刻蚀工艺
24、中,存在着两个极端:离子铣是一种纯物理刻蚀,可以做到各向异性刻蚀,但是一种纯物理刻蚀,可以做到各向异性刻蚀,但不能进行选择性刻蚀;而湿法刻蚀如前面所述则不能进行选择性刻蚀;而湿法刻蚀如前面所述则恰恰相反。人们对这两种极端过程进行折中,得恰恰相反。人们对这两种极端过程进行折中,得到目前广泛应用的一些干法刻蚀技术。例如;反到目前广泛应用的一些干法刻蚀技术。例如;反应离子刻蚀应离子刻蚀(RIE -Reactive Ion Etching)和高密度和高密度等离子体刻蚀等离子体刻蚀(HDP)。这些工艺都具有各向异性。这些工艺都具有各向异性刻蚀和选择性刻蚀的特点。刻蚀和选择性刻蚀的特点。反应离子刻蚀反应离
25、子刻蚀通过活通过活性离子对衬底的物理轰击和化学反应双重作用刻性离子对衬底的物理轰击和化学反应双重作用刻蚀。具有溅射刻蚀和等离子刻蚀两者的优点,同蚀。具有溅射刻蚀和等离子刻蚀两者的优点,同时兼有各向异性和选择性好的优点。目前,时兼有各向异性和选择性好的优点。目前,RIE已成为已成为VLSI工艺中应用最广泛的主流刻蚀技术。工艺中应用最广泛的主流刻蚀技术。28GDS D G SP-siNN2SiOAl 1.2.3 掺杂工艺(扩散与离子注入)掺杂工艺(扩散与离子注入) 通过掺杂可以在硅衬底上形成不同类型的半导体区通过掺杂可以在硅衬底上形成不同类型的半导体区域,构成各种器件结构。掺杂工艺的基本思想就是通
展开阅读全文