CMOS集成电路设计基础-数字集成电路基础课件.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《CMOS集成电路设计基础-数字集成电路基础课件.ppt》由用户(三亚风情)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- CMOS 集成电路设计 基础 数字集成电路 课件
- 资源描述:
-
1、CMOS集成电路设计基础集成电路设计基础数字集成电路基础数字集成电路基础对对逻辑门的基本要求逻辑门的基本要求1)鲁棒性(用静态或稳态行为来表示)静态特性常常用电压传输特性(VTC)来表示即输出与输入的关系),传输特性上具有一些重要的特征点。逻辑门的功能会因制造过程的差异而偏离设计的期望值。(2)噪声容限:芯片内外的噪声会使电路的响应偏离设计的期望值(电感、电容耦合,电源与地线的噪声)。一个门对于噪声的敏感程度由噪声容限表示。可靠性数字集成电路中的噪声噪声来源: (1)串扰(2)电源与地线噪声(3)干扰(4)失调应当区分: (1)固定噪声源(2)比例噪声源浮空节点比由低阻抗电压源驱动的节点更易受
2、干扰设计时总的噪声容限分配给所预见的噪声源高电平噪声容限低电平噪声容限最低输入高电平(VIHmin)最低输出高电平(VOHmin)最高输入低电平(VILmax)最高输出低电平(VOLmax)高电平噪声容限(NMH) VOHmin VIHmin低电平噪声容限(NML) VILmax VOLmax理想逻辑门理想逻辑门Ri =Ro =0Fanout =NMH = NML = VDD/2 (3)逻辑门的“单向性”:输出电平的变化不应出现在任何一个输入上但实际情况在输出与输入之间总有反馈。(如密勒效应)(4)逻辑门的扇出(Fan-out) 和逻辑门的扇入(Fan-in)(5 5)逻辑门的面积与复杂性(集
3、成度与速度)(6)动态性能(由动态或瞬态响应来决定)上升时间、下降时间(tr ,tf )传播时间(tPHL ,tPLH ,tP)一个门的传播时间与扇出和扇入数有关测量门的延时可以用环型振荡器电路(一般至少五级反相器)实际电路的最高工作频率比环振测得的低50-100倍延时的定义延时的定义环型振荡器环型振荡器(7)逻辑门的功耗瞬时功耗: p(t) =v(t)i(t) =Vsupplyi(t)峰值功耗: Ppeak =Vsupplyipeak平均功耗:TttsupplysupplyTttave(t)dtiTVp(t)dtT1P功率延时积功率延时积(PDP) =E=每操作消耗的能量=Pavtp能量延时
4、积能量延时积(EDP) =门的品质(度量)因子= Etp功(热)耗对设计的要求:功耗影响设计:封装、冷却、电源线尺寸、电源容量、集成度功耗影响电路的可行性、成本、可靠性。峰值功耗(确定电源线尺寸)、平均功耗(确定冷却、对电池要求)动态功耗(翻转功耗)、静态功耗(漏电功耗)传播延时与功耗的关系:功耗延时积、能量延时积一阶RC电路的延时tp =ln (2) =0.69 RC这一模型可以用来模拟反相器延时一阶RC电路的能耗ddV02ddLoutLddsupplyT0T0dd10VCdVCV(t)dtiVP(t)dtEddV02ddLoutoutLcapT0T0outcapcapVC21dVVC(t)
5、dtiV(t)dtPEMOS开关及开关及CMOS传输门传输门单管MOS开关 NMOS单管开关 NMOS单管开关电路如图所示, CL为负载电容, UG为栅电压, 设“1”表示UG=UDD, “0”表示UG=0(接地)。UiUoCLUG(a)UiUo00 (理想0)11 (非理想1)(b)110UG(c)011Uo/(UG UTH)UG UTHUi / (UG UTH)(a) 电路; (b) 等效开关; (c) 传输特性(1) 当UG=“0”(接地)时, NMOS管截止(开关断开), 输出Uo=0。(2) 当UG=“1”(UDD)时, NMOS管导通(开关合上), 此时视Ui的大小分两种情况: U
6、iUG-UTH, 输入端沟道被夹断, 此时若Uo初始值小于(UG-UTH), 则输出端沟道存在, NMOS管导通, 沟道电流对CL充电, Uo上升。但随着Uo上升, 沟道电流逐渐减小, 当Uo升至(UG-UTH)时, 输出端沟道也被夹断, 导致NMOS管截止, 从而使输出电压Uo维持在(UG-UTH)不变。 若此时Ui=UG=UDD, 则输出电压Uo为 Uo=UG-UTH=Ui-UTH=UDD-UTHPMOS单管开关PMOS单管开关电路如图所示, 其衬底接UDD。(1) 当UG=“”(接UDD, 高电平)时, PMOS管截止, 开关断开, Uo=0。(2) 当UG=“0”(接地, 低电平)时,
7、 PMOS管导通, 视Ui的大小不同, 也分两种情况: Ui=“1”(UDD)时, 输入端沟道开启导通, 电流给CL充电, Uo上升, 输出端沟道也开启, 开关整个接通, 有Uo=Ui=“1” Ui=“0”(低电平)时, 输入端沟道被夹断, 此时要维持沟道导通, 则输出端沟道开启, 输出电压Uo必须比UG高一个PMOS管的阈值电压|UTHP|。 因此, 当传输输入为0的信号时, 输出同样存在所谓的“阈值损失”, 即 Uo=|UTHP|UiUoUG(a)Ui0011(b)UDDUG“1”00Uo0(非理想0)(理想1)实际比零高|UTHP|(a) 电路; (b) 等效开关当开关控制电压(UG)使
8、MOS管导通时, NMOS、 PMOS传输信号均存在阈值损失, 只不过NMOS发生在传输高电平时, 而PMOS发生在传输低电平时。 下图给出了阈值损失的波形示意图。UGUiNMOSUoPMOSUoUDDUDD00UDDUDDUDD(UDD UTH)(UDD UTH)|UTHP|0CMOS传输门 根据NMOS和PMOS单管开关的特性, 将其组合在一起形成一个互补的CMOS传输门, 这是一个没有阈值损失的理想开关。CMOS传输门电路 CMOS传输门电路如图 所示, NMOS管和PMOS管的源极、 漏极接在一起, NMOS衬底接地, PMOS衬底接UDD(保证了沟道与衬底之间有反偏的PN结隔离),
9、二者的栅极控制电压反相, 即UGP= UGN 。UiUoUGPUGNUDDUGNUGPCL传输门电路及栅极控制电压波形CMOS传输门的直流传输特性CMOS传输门的直流传输特性如图 所示, 它不存在阈值损失问题: (1) 当UGN=“0”, UGP=“1”时, N管、 P管均截止, Uo=0。 (2) 当UGN=“1”, UGP=“0”时, Ui由“0”升高到“1”的过程分为以下三个阶段(分析中, 设“1”为UDD=5,“0”为接地(0 V), UTHN=|UTHP|=0.9 V): Ui较小, 有 UGN-UiUTHN N管导通 |UGP-Ui|UTHN N管导通 |UGP-Ui|UTHP|
10、P管导通 此时, N管、 P管共同向CL充电, 仍使Uo=Ui。双管导通区 Ui再升高, 接近“1”时, 有 UGN-Ui|UTHP| P管导通P管导通区 此时,P管接近理想开关, P管沟道电流向CL充电,使Uo=Ui12345012345UoN管通双管导通P管通UiUGN5 VUGP0 VUTHN |UTHP|0.9 VCMOS传输门直流传输特性CMOS传输门的设计要点传输门的设计要点 为保证导电沟道与衬底的隔离(PN结反偏), N管的衬底必须接地, P管的衬底必须接电源(UDD)。 沟道电流ID与管子的宽长比(W/L)成正比, 为使传输速度快, 要求ID大些, 沟道长度L取决于硅栅多晶硅条
11、的宽度, 视工艺而定。 一般L取工艺最小宽度(2), 那么, 要使ID大, 就要将沟道宽度W设计得大一些。CMOS反相器反相器CMOS 反相器的特点(一)电压摆幅接近电源电压,噪声容限大。(二)为无比逻辑当反相器的阈值在电压摆幅的中点时,高与低电平的噪声余量相同,此时的噪声容限最大UiUDDUoV2V1(d )行为描述 晶体管电路 版图3.1.1 反相器静态特性随着Ui由小变大(0UDD), 反相器的工作状态可分为5个阶段来描述。N管恒流导通,UoABUDDN管载止,P管导通P管线性导通01OUTHNUiTC1N管、P管同时恒流导通1N管线性导通,P管恒流导通DEFUDDUDD |UTHP|U
12、iUiUo(a)UDD(b)反相器的直流传输特性 (a) 电路; (b) 直流传输特性1. AB段 在AB段, 0UiUTHN, IDN=0, N管截止, P管非恒流(饱和)导通, 有 Uo=UOH=UDD 2. BC段 UTHNUiUo+|UTHP| 即 UGDP=|Ui-Uo|UTHP|3. CD段 当Ui进一步增大, 且满足 Uo+|UTHP|UiUo+UTHN N管和P管的电流相等, 根据电流方程:22)(2)(2THPGSPNoxpDPTHNGSNNoxnDNUULWCIUULWCI令 PoxpPNoxnNLWCLWCDPDNTPDDiPDPTHNiNDNIIUUUIUUI22)(2
13、)(2则 且 PNTHPTHNDDTHNiTUUUUU/1可得反相器的阈值电压UiT为 4. DE段 随着Ui继续上升, 当满足 Uo+UTHNUiUDD+UTHP时, N管退出恒流(饱和)导通, 进入线性导通区, 而P管仍维持在恒流(饱和)导通区。 N管做为P管的负载管, rdsn很小, 所以增益减小, Uo变化缓慢。5. EF段 随着Ui进一步增大, 当满足 UDD+UTHPUiUDD 时, P管截止, IDP=0, N管维持非饱和导通而导致Uo=0。CMOS反相器功耗1. 静态功耗PS当Ui=0 时,V1截止,V2导通,Uo=UDD(“1”状态)。当Ui=UDD(“1”)时,V1导通,V
展开阅读全文