单片机原理与应用授课PPT(东北石油大学教学课件-李玉爽)-第六章.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《单片机原理与应用授课PPT(东北石油大学教学课件-李玉爽)-第六章.ppt》由用户(三亚风情)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 单片机 原理 应用 授课 PPT 东北 石油大学 教学 课件 李玉爽 第六
- 资源描述:
-
1、第六章第六章 MCS-51MCS-51存储器和存储器和I/OI/O扩展扩展6-1 -1 存储器扩展存储器扩展6-2 -2 并行并行I/OI/O口扩展口扩展6-1 存储器扩展存储器扩展一、MCS-51总线扩展结构1、单片机系统结构2、单片机总线扩展结构(1) 地址线与存储器容量的关系地址线与存储器容量的关系A7A0:8根地址线,有28=256个单元A9A0:10根地址线,有210=1KBA10A0:11根地址线,有211=2KA11A0:12根地址线,有212=4KA12A0:13根地址线,有213=8K等等(2)16位地址位地址/8位数据的形成位数据的形成51系列单片机P0口和P2口既是通用I
2、/O口,同时 P0P0口还是分时复用分时复用的双向数据总线双向数据总线和低低8 8位地址总线位地址总线(一般需要加一级锁存器),而P2P2口则是高高8 8位地址总位地址总 线线。低8位地址和数据的区分:ALE高电平信号与P0口有效地址信号同时出现,ALE下降沿时锁存低8位地址,ALE低电平时P0口为数据。 高8位地址的形成:有P2口送出高8位地址,A15A8,在执行MOVX、MOVC指令时P2口数据作为地址送出,常用来作为RAM、ROM的片选信号。(3)地址锁存器)地址锁存器-74LS373 (8D三态同相锁存器)引脚功能: D7D0:8位并行数据输入端Q7Q0:8位并行数据输出端 G:为1时
3、D端数据 = Q端数据,为0时Q端数据保持。 :片选端,低电平有效OE 74LS373的引脚和示意图:真值表: G D Q LHHH LHLLLL不变H 高阻OE3、典型RAM和ROM芯片介绍1) 半导体存储器的分为:RAM和ROM。RAM分为静态RAM(SRAM)和动态RAM(DRAM)两种。目前计算机内的主存储器都是DRAM。图示为静态RAM的原理图 2)6116的引脚结构如下图所示6116-2K SRAM6116-2K SRAM6116引脚功能A0A10地址线 CE选片 OE读D0D7数据线A7A6A5A4A3A2A1A0D0D1D2GNDVccA8A9WEOEA10CED7D6D5D4
4、D36116写 WE3)ROM的组成结构典型的EPROM芯片有Intel公司的2716(2K2716(2K8)8)、2732(42732(4 K K8)8)、 2764(82764(8 K K8)8)、27128(1627128(16 K K8)8)、 27256(3227256(32 K K8)8)、27512(6427512(64 K K8)8)等。等。2732-4K EPROM2732-4K EPROM27322732引脚功能引脚功能A0-A11地址线 CE选片 OE/Vpp输出允许/编程电源O0-O7数据线A7A6A5A4A3A2A1A0O0O1O2GNDVccA8A9A11OE/Vp
5、pA10CEO7O6O5O4O32732二、存储器扩展的基本方法1、存储器扩展的基本问题。1)扩展容量:16根地址线最大可扩展到64K2)扩展要解决的问题:地址线、扩展芯片在64K范围内所占的地址范围3)存储器扩展的编址:存储芯片片的选择、片内单元的编址4)选择芯片的方法:片选技术2、存储器扩展的片选技术一般产生片选有两种方法: 线选法线选法和和译码法。译码法。(1 1)线选法)线选法 线选法用低位地址线对片内的存储单元进行寻址,所需的地址线由片内地址线决定,用余下的高位地址线分别接至芯片的片选端,以区分各芯片的地址范围。例如要扩展8K容量的外RAM,地址线和片选如下:地址线地址线:loglo
6、g2 2(8(8 K)K)loglog2 2(2 21313)1313条条(A(A1212A A0 0) )片选线:余下的A15A13分别接至芯片的片选端。A15A13轮流 出现低电平,可保证一次只选一片。用线选法扩展存储器的缺点 各芯片间地址不连续。而习惯上使用连续地址,如24K范围地址从0000H到5FFFH。 有相当数量的地址不能使用,否则造成片选混乱。 例例6-1 扩展三片2K存储芯片,试用线选法给出接线图和地址。 分析:显然要11根地址线和3根片选线,分配如下低位地址线:P0.7P0.0-A7A0,P2.2P2.0-A10A8,合成11根地址线;高位地址线:P2.5、P2.4、P2.
7、3-A13、A12、A11,作3片的片选,余下: P2.7、P2.6不用,取00扩展接线结构如图:编址: P2.7、P2.6、P2.5、P2.4、P2.3、P2.2、P2.1、P2.0 P0.7P0.0 1号片 00 1 1 0 0 0 0 00H 00 1 1 0 1 1 1 FFH2号片 00 1 0 1 0 0 0 00H 00 1 0 1 1 1 1 FFH3号片 00 0 1 1 0 0 0 00H 0 0 0 1 1 1 1 1 FFH 显然,三片的地址范围是:1号片 3000H37FFH2号片 2800H2FFFH3号片 1800H1FFFH(2)译码法 译码法将低位地址总线直接
8、连至各芯片的地址线,将高位地址总线经地址译码器译码后作为各芯片的片选信号。 一般使用2/4译码器、3/8译码器,对P2口高位地址线进行译码,适用于大规模扩展。 2/4译码器、3/8译码器的引脚图:如图所示 74LS139 74LS138ABCG2AG2BGY7GNDVccY0Y1Y2Y3Y4Y5Y61 162 153 144 135 126 117 108 9 1G1A1B1Y01Y11Y21Y3GNDVcc2G2A2B2Y02Y12Y22Y31 162 153 144 135 126 117 108 9138 74LS138真值表例如:在上例中同样扩展三片2K存储芯片,采用译码法低位地址线:
9、同前P0口A7A0,P2口A10A8,合成作为11根地址线2/4译码器作为片选高位地址线:P2口A12、A11,作为译码器输入,利用2/4译 码输出端Y0、 Y1、 Y2作为片选。三个信号作为 3片芯片的片选,实际上可选4片,本例只需3片扩展接线结构如图:编址: P2.7、P2.6、P2.5、P2.4、P2.3、P2.2、P2.1、P2.0 P0.7P0.0 1号片 00 0 0 0 0 0 0 00H 00 0 0 0 1 1 1 FFH2号片 00 0 0 1 0 0 0 00H 00 0 0 1 1 1 1 FFH3号片 00 0 1 0 0 0 0 00H 0 0 0 1 0 1 1
10、1 FFH 显然,三片的地址范围是:1号片 0000H07FFH2号片 0800H0FFFH3号片 1000H17FFH3/8译码器作为片选高位地址线:P2口A13、A12、A11,作为译码器输入,利用 3/8译码输出端Y0、 Y1、Y2三个信号作为 3片 芯片的片选,实际上可选8片,本例只需3片扩展接线结构如图:编址: P2.7、P2.6、P2.5、P2.4、P2.3、P2.2、P2.1、P2.0 P0.7P0.0 1号片 00 0 0 0 0 0 0 00H 00 0 0 0 1 1 1 FFH2号片 00 0 0 1 0 0 0 00H 00 0 0 1 1 1 1 FFH3号片 00
11、0 1 0 0 0 0 00H 0 0 0 1 0 1 1 1 FFH 显然,三片的地址范围是:1号片 0000H07FFH2号片 0800H0FFFH3号片 1000H17FFH三、存储器扩展实例 1、 扩展外ROM1)扩展一片4K容量的EPROM,2732地址线:A11A0,共12根,接8031的P2.3.P2.0,P0.7P0.0片选线:P2.7P2.4,不用,取0值,2732片选端直接接地,常选中。扩展接线结构如图:数据线:P0.7P0.02732的D7D0控制线:PSEN2732的OE端,ALE锁存器74LS373门控端G2732的地址范围:0000H0FFFH2)线选法扩展二片2K
12、容量的EPROM,2716,共4K地址线:A10A0,共11根,接8031的P2.2P2.0,P0.7P0.0片选线:利用P2.3,加一个非门,接存储芯片的片选端,既可完成2片的选择,而P2.72.4,取0值数据线:P0.7P0.0分别接2片2732的D7D0控制线:PSEN分别接2片2732的OE端 ALE 锁存器74LS373的门控端G扩展的接线如下页图所示:2732的地址范围:1号片0000H07FFH2号片0800H0FFFH扩展的接线如下页图所示:2、 扩展外RAM1)扩展一片2K容量的RAM,6116地址线:A10A0,共11根,接8031的P2.2P2.0,P0.7P0.0片选线
13、:P2.7P2.3,不用,取0值,因为只扩展1片,6116片选端直接接地,常选中数据线:P0.7P0.06116的D7D0控制线:WR6116的WE端RD6116的OE端ALE 锁存器74LS373的门控端G6116的地址范围:0000H07FFH2)线选法扩展二片2K容量的RAM,6116,一片4K容量的ROM,2716接线图如下页所示:扩展一片2K容量的RAM,6116线选法扩展二片2K容量,6116,一片4K容量,27162716:0000H07FFH6116(1):0000H07FFH6116(2):0800H0FFFH6-2 并行I/O口扩展一、用74系列器件扩展并行I/O口常用并行
14、I/O扩展芯片,如74LS244、74LS245、273、74LS377等1、74LS2732、74LS244 3、扩展实例高位地址组合法,如图所示:输入:74LS244扩展K0K7并由P2.0+RD端,全0时,74LS244选通读入K0K7状态。实现:MOV DPTR,#FEFFHMOVX A,DPTR;读入输出:74LS273扩展LED0LED7并由P2.0+WR端,全0时, 74LS273将P0口数据送出,控制LED0LED7实现:MOVX DPTR,A;输出二、可编程并行接口8255A1、8255A的基本性能 可编程外设接口电路(Programmable Peripheral Inte
15、rface)简称 PPI,型号为8255(改进型为8255A及8255A-5),具有24条输入/输出引脚、可编程的通用并行输入/输出接口电路。 8255A具有三个相互独立的输入/输出通道:通道A、通道B、通道C。 A,B,C三通道可以联合使用,构成单线、双线或三线联络信号的并行接口。此时C口完全服务于A、B口。 A口有三种工作方式:方式0、方式1、方式2。B口有两种工作方式:方式0、方式1。2、8255A内部结构 8255A内部结构由以下四部分组成: 数据端口A、B、C;A组控制和B组控制;读/写控制逻辑电路;数据总线缓冲器。结构如图所示 端口A:包括一个 8 位的数据输出锁存/缓冲器和一个
展开阅读全文