2016年桂林电子科技大学考研专业课试题824计算机组成原理+计算机网络(A).doc
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《2016年桂林电子科技大学考研专业课试题824计算机组成原理+计算机网络(A).doc》由用户(雁南飞1234)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 桂林电子科技大学考研专业课试题
- 资源描述:
-
1、桂林电子科技大学2016年硕士研究生统一入学考试试题科目代码:824 科目名称:计算机组成原理+计算机网络请注意:答案必须写在答题纸上(写在试题上无效)。答题纸请注明页码与总页数。 计算机组成原理(75分)一、单项选择题(本大题共10小题,每小题2分,共20分)1. 计算机的软件通常由( )组成。 操作系统和应用软件 系统软件和应用软件 通用软件和实用软件 操作系统和实用程序2. 设x补=a0.a1a2,其中x补为二进制表示,若x的真值满足1/4x1/2,则a0、a1、a2满足条件为( )。 a0=0,a1=a2=1 a0=0,a1a2 a0=0,a1=a2 a0=0,a1=a2=03. 若x
2、移=10011010,则x补=( )。 00011010 01100110 11100110 100110104. 某8位机有16根地址线,若最后(最大地址)2K地址空间为系统工作区,那么这2K空间的地址分配为( )。 F800HFFFFH 8F00HFFFFH FC00HFFFFH CF00HFFFFH5. 容量为4K8的SRAM芯片,内部结构采用双译码方式,则至少有( )条地址选择线。 4 12 128 40966. 设某计算机有100条不同功能的指令,若采用固定长度操作码编码,则操作码的长度至少应占( )位。 4 6 7 87. 若操作数在寄存器中,为( )寻址方式。 立即 直接 寄存器
3、间接 寄存器直接8. 保存当前正在执行指令的地址的寄存器为( )。 程序计数器PC 指令寄存器IR 地址寄存器AR 数据缓冲器DR9. 控制器的主要功能不包括( )。 指令控制 操作控制 时间控制 总线控制10. 在单机系统中采用的三总线结构是指哪三总线( )。 数据总线、地址总线和控制总线 系统总线、存储总线和I/O总线 局部总线、系统总线和通信总线 电缆式总线、主板式总线和背板式总线二、计算题(本大题共1小题,共10分)为了便于软件移植,按IEEE754标准,32位浮点数的标准格式如下: 一个规格化的32位浮点数x的真值可表示为:,把十进制数数20.59375转换成IEEE754标准的32
4、位浮点数的格式来存储(要求给出计算过程)。三、分析题(本大题共1小题,共12分)设有一台计算机,其指令长度为16位,有一类RS型指令的格式如下: 其中,OP为操作码,占6位;R为寄存器编号,占2位,可访问4个不同的通用寄存器;MOD为寻址方式,占2位,与形式地址A一起决定源操作数,规定如下: MOD=00,为立即寻址,A为立即数; MOD=01,为相对寻址,A为位移量; MOD=10,为变址寻址,A为位移量。如下图所示,假定要执行的指令为加法指令,存放在1000H单元中,形式地址A的编码为02H,其中H表示十六进制数。该指令执行前存储器和寄存器的存储情况如下图所示,假定此加法指令的两个源操作数
5、中一个来自于形式地址A或者主存,另一个来自于目的寄存器R0,并且加法的结果一定存放在目的寄存器R0中。 在以下几种情况下,该指令执行后,R0和PC的内容为多少? (1)若MOD=00,(R0)= ; (2)若MOD=01,(R0)= ; (3)若MOD=10,(R0)= ;(PC)= 。四、设计题(本大题共1小题,共14分)参见如下图所示的数据通路,画出加法指令“ADD Rd,(mem)”的指令周期流程图,其含义是将Rd中的数据与以mem为地址的主存单元的内容相加,结果传送至目的寄存器Rd。五、综合应用题(本大题共1小题,共19分)某8位机采用单总线结构,地址总线16根(A0-A15,A0为低
展开阅读全文