电工学少学时组合逻辑电路课件.pptx
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《电工学少学时组合逻辑电路课件.pptx》由用户(三亚风情)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 电工学 学时 组合 逻辑电路 课件
- 资源描述:
-
1、下一页下一页总目录总目录 章目录章目录返回返回上一页上一页下一页下一页总目录总目录 章目录章目录返回返回上一页上一页下一页下一页总目录总目录 章目录章目录返回返回上一页上一页 概概 述述逻辑电路逻辑电路组合逻辑电路组合逻辑电路时序逻辑电路时序逻辑电路任意时刻的输出信号任意时刻的输出信号仅取决于该时刻的输仅取决于该时刻的输入信号,而与该时刻入信号,而与该时刻之前电路的历史状态之前电路的历史状态无关无关任意时刻的输出状态任意时刻的输出状态除与现时输入信号有除与现时输入信号有关外还与电路的原状关外还与电路的原状态有关态有关)()(tAftY 组合电路的输出与电路的历史状态无关。组合电路的输出与电路的
2、历史状态无关。时序电路的输出与电路的历史状态有关。时序电路的输出与电路的历史状态有关。)(),() 1(tYtAftY 一、逻辑电路的分类及特点一、逻辑电路的分类及特点下一页下一页总目录总目录 章目录章目录返回返回上一页上一页脉冲跃变后的值比初始值高脉冲跃变后的值比初始值高脉冲跃变后的值比初始值低脉冲跃变后的值比初始值低0+3V0-3V0+3V0-3V脉冲信号是指作用时间很短的突变电压或电流脉冲信号是指作用时间很短的突变电压或电流下一页下一页总目录总目录 章目录章目录返回返回上一页上一页R导通导通截止截止S3V0VSRRD“1”“0”下一页下一页总目录总目录 章目录章目录返回返回上一页上一页饱
3、和饱和3V0VuO 0V =“0”uO +UCC =“1”+UCCuiRBRCuOTuO+UCCRCECuO+UCCRCEC“1”“0”uCE 0ViC 0=12VCEB下一页下一页总目录总目录 章目录章目录返回返回上一页上一页 当用两个二进制数码来表示两种不同的状态当用两个二进制数码来表示两种不同的状态时,按照某种指定的因果关系,它们之间也可以时,按照某种指定的因果关系,它们之间也可以进行运算,这种运算称为逻辑运算。逻辑运算是进行运算,这种运算称为逻辑运算。逻辑运算是按位进行的,不牵扯进位和借位。按位进行的,不牵扯进位和借位。 逻辑电路中的输入、输出变量称为逻辑变量。逻辑电路中的输入、输出变
4、量称为逻辑变量。逻辑变量一般用英文大写字母逻辑变量一般用英文大写字母A,B, C, ,F ,Y等来表示。逻辑变量的取值只可为等来表示。逻辑变量的取值只可为0和和1。五、逻辑运算五、逻辑运算四、逻辑变量四、逻辑变量下一页下一页总目录总目录 章目录章目录返回返回上一页上一页 在逻辑代数中,三种基本的逻辑关系为在逻辑代数中,三种基本的逻辑关系为。 下面通过例子说明逻辑电路的概念及下面通过例子说明逻辑电路的概念及的逻辑意义。的逻辑意义。 。 由由的组合构的组合构成的逻辑关系称为成的逻辑关系称为复合逻辑复合逻辑。下一页下一页总目录总目录 章目录章目录返回返回上一页上一页220V+- Y = A B000
5、101110100ABYBYA下一页下一页总目录总目录 章目录章目录返回返回上一页上一页 Y = A B000101110100ABY 00=0 01=0 10=0 11=1 推论推论:A0=0 A1=A AA=A下一页下一页总目录总目录 章目录章目录返回返回上一页上一页BY220VA+- Y = A + B000111110110ABY下一页下一页总目录总目录 章目录章目录返回返回上一页上一页 Y = A+B 0+0=0 0+1=1 1+0=1 1+1=1000111110110ABY 推论推论: A+0=A A+1=1 A+A=A下一页下一页总目录总目录 章目录章目录返回返回上一页上一页1
6、01AY0Y220VA+-R 下一页下一页总目录总目录 章目录章目录返回返回上一页上一页101AY0 0=1 1=0 推论推论:A=A,还原还原下一页下一页总目录总目录 章目录章目录返回返回上一页上一页 所谓所谓“门门”就是一种开关,它能按照一定的就是一种开关,它能按照一定的条件去控制信号的通过或不通过。条件去控制信号的通过或不通过。 门电路的输入和输出之间存在一定的逻辑关系门电路的输入和输出之间存在一定的逻辑关系(因果关系因果关系),所以门电路又称为,所以门电路又称为逻辑门电路逻辑门电路。 下一页下一页总目录总目录 章目录章目录返回返回上一页上一页下一页下一页总目录总目录 章目录章目录返回返
7、回上一页上一页 电平的高电平的高低一般用低一般用“1”和和“0”两种状两种状态区别,若规态区别,若规定定高电平为高电平为“1”,低电平,低电平为为“0”则称为则称为正逻辑正逻辑。反之。反之则称为则称为负逻辑负逻辑。若无特殊说明,若无特殊说明,均采用正逻辑。均采用正逻辑。100VUCC高电平高电平低电平低电平下一页下一页总目录总目录 章目录章目录返回返回上一页上一页 标准标准TTL门电路的输入门电路的输入/输出逻辑电平输出逻辑电平 逻辑1(高电平)逻辑0(低电平)输入5 V2 V0.8 V0 VUIHUILUIH(min)UIL(max)逻辑1(高电平)逻辑0(低电平)输出5 V2.4 V0.4
8、 V0 VUOHUOLUOH(min)UOL(max)下一页下一页总目录总目录 章目录章目录返回返回上一页上一页 CMOS门电路的输入门电路的输入/输出逻辑电平输出逻辑电平(a)5VCMOS电路电路; (b)3.3VCMOS电路电路逻 辑 1(高 电 平 )逻 辑 0(低 电 平 )输 入5 V3.5 V1.5 V0 VUIHUILUIH(min)UIL(max)逻 辑 1(高 电 平 )逻 辑 0(低 电 平 )输 出5 V4.4 V0.33 V0 VUOHUOLUOH(min)UOL(max)(a)逻 辑 1(高 电 平 )逻 辑 0(低 电 平 )输 入3.3 V2 V0.8 V0 VU
9、IHUILUIH(min)UIL(max)逻 辑 1(高 电 平 )逻 辑 0(低 电 平 )输 出3.3 V2.4 V0.4 V0 VUOHUOLUOH(min)UOL(max)(b)下一页下一页总目录总目录 章目录章目录返回返回上一页上一页输入输入A、B、C全为高电平全为高电平“1”时,时,输出输出 Y 为为“1”。输入输入A、B、C有低电平有低电平“0”时,时,输出输出 Y 为为“0”。0V0V0V0V0V3V+U 12VRDADCABYDBC3V3V3V0V00000010101011001000011001001111ABYC0V3V下一页下一页总目录总目录 章目录章目录返回返回上一
10、页上一页逻辑逻辑即:有即:有“0”出出“0”, 全全“1”出出“1”Y=A B C&ABYC00000010101011001000011001001111ABYC下一页下一页总目录总目录 章目录章目录返回返回上一页上一页当当 B = 1 1 时,时,F = A 1 = A 与门打开与门打开当当 B = 0 0 时,时, F = A 0 = 0 0 与门关闭与门关闭信号输入端信号输入端 与与门也可以起控制门的作用门也可以起控制门的作用 &ABF=信号控制端信号控制端下一页下一页总目录总目录 章目录章目录返回返回上一页上一页0V0V0V0V0V3V3V3V3V0V0000001110111101
11、1001011101011111ABYC3V3V-U 12VRDADCABYDBC输入输入A、B、C全为低电平全为低电平“0”,输出输出 Y 为为“0”。输入输入A、B、C有一个为高电平有一个为高电平“1”,输出输出 Y 为为“1”。下一页下一页总目录总目录 章目录章目录返回返回上一页上一页3. 逻辑关系逻辑关系:逻辑逻辑即:有即:有“1”出出“1”, 全全“0”出出“0”Y=A+B+CABYC 100000011101111011001011101011111ABYC下一页下一页总目录总目录 章目录章目录返回返回上一页上一页信号输入端信号输入端信号控制端信号控制端当当 B = 0 0 时,时
12、,F = A+ 0=A 或门打开或门打开当当 B = 1 1 时,时,F =A+ 1=1=1 或门关闭或门关闭 或或门还可以起控制门的作用门还可以起控制门的作用 1 ABF=A+B下一页下一页总目录总目录 章目录章目录返回返回上一页上一页+UCC-UBBARKRBRCYT 1 0饱和饱和逻辑表达式:逻辑表达式:Y=A“0”10“1”“0”“1”AY非门的逻辑符号:非门的逻辑符号:1AY下一页下一页总目录总目录 章目录章目录返回返回上一页上一页ABY1有有“0”出出“0”,全全“1”出出“1”有有“1”出出“1”,全全“0”出出“0”&ABY1 1ABY2Y2下一页下一页总目录总目录 章目录章目
13、录返回返回上一页上一页R1DR2F+12V +3V三极管非门三极管非门D1D2AB+12V二极管与门二极管与门与非门与非门下一页下一页总目录总目录 章目录章目录返回返回上一页上一页有有“0”出出“1”,全,全“1”出出“0”&ABCY&ABC00010011101111011001011101011110ABYCY= A B C1Y下一页下一页总目录总目录 章目录章目录返回返回上一页上一页R1DR2F+12V +3V三极管非门三极管非门D1D2AB-12V二极管或门二极管或门或非门或非门下一页下一页总目录总目录 章目录章目录返回返回上一页上一页有有“1”出出“0”,全,全“0”出出“1”1Y0
14、0010010101011001000011001001110ABYCABC 1YABC 1Y=A+B+C下一页下一页总目录总目录 章目录章目录返回返回上一页上一页R1DR2F+12V +3V三极管非门三极管非门D1D2AB+12V二极管与门二极管与门与或非门与或非门D1D2CD+12V二极管与门二极管与门D1D2-12V二极管或门二极管或门下一页下一页总目录总目录 章目录章目录返回返回上一页上一页Y=A B+ C D&AB1Y&CD 1Y&ABCD下一页下一页总目录总目录 章目录章目录返回返回上一页上一页Y=A B+ C DABCD YABCD Y0000000100100011010001
15、0101100111111011101000100110101011110011011110111111100000下一页下一页总目录总目录 章目录章目录返回返回上一页上一页1、体积大、工作不可靠。、体积大、工作不可靠。2、需要不同电源。、需要不同电源。3、各种门的输入、输出电平不匹配。、各种门的输入、输出电平不匹配。下一页下一页总目录总目录 章目录章目录返回返回上一页上一页TTL 晶体管晶体管- -晶体管逻辑集成电路晶体管逻辑集成电路集成门电路集成门电路双极型双极型TTL (Transistor-Transistor Logic Integrated Circuit , TTL)ECL (射
16、极耦合逻辑门射极耦合逻辑门)NMOSCMOSPMOS单极型单极型 (M Metal-etal-O Oxide-xide-( (MOS型型) ) S Semiconductoremiconductor,MOS)MOS 金属氧化物半导体场效应管集成电路金属氧化物半导体场效应管集成电路12.2.1 集成门电路的分类集成门电路的分类I2L门门(集成注入逻辑门集成注入逻辑门)下一页下一页总目录总目录 章目录章目录返回返回上一页上一页 按逻辑功能来划分,集成逻辑门电路又可以按逻辑功能来划分,集成逻辑门电路又可以划分为:与门,或门,非门,与非门,或非门,划分为:与门,或门,非门,与非门,或非门,与或非门,异
17、或门等等,在数字集成电路中它们与或非门,异或门等等,在数字集成电路中它们都属于小规模集成电路。都属于小规模集成电路。下一页下一页总目录总目录 章目录章目录返回返回上一页上一页 CMOS 或或非门原理电路非门原理电路 A = 0 0,B = 0 0,PMOS1 和和 PMOS2 导通导通 NMOS1 和和 NMOS2 截止截止 A = 0 0,B = 1 1, PMOS1 和和 NMOS2 导通导通 NMOS1 和和 PMOS2 截止截止 A = 1 1,B = 0 0, NMOS1 和和 PMOS2 导通导通 PMOS1 和和 NMOS2 截止截止 A = 1 1,B = 1 1, PMOS1
18、 和和 PMOS2 截止截止 NMOS1 和和 NMOS2 导通导通 CMOS 或非门或非门 NMOS2PMOS1PMOS2FANMOS1DDDDSSSS+UBF = 1 1F = 0 0F = 0 0F = 0 0有有“1”出出“0”,全全“0”出出“1”下一页下一页总目录总目录 章目录章目录返回返回上一页上一页F1 AB1 10 00 00 00 0 0 00 10 11 01 01 11 1A B F 真值表真值表F = AB 或非门或非门 有有“1”出出“0”,全,全“0”出出“1”下一页下一页总目录总目录 章目录章目录返回返回上一页上一页i3VT Viii下一页下一页总目录总目录 章
19、目录章目录返回返回上一页上一页iii3VT V下一页下一页总目录总目录 章目录章目录返回返回上一页上一页TGuiuOCCTGuiuiCC1“1”TGuiuiCC1“0”下一页下一页总目录总目录 章目录章目录返回返回上一页上一页下一页下一页总目录总目录 章目录章目录返回返回上一页上一页 T5Y R3R5AB CR4R2R1 T3 T4T2+5V T1E2E3E1 BCR1+5V下一页下一页总目录总目录 章目录章目录返回返回上一页上一页 T5Y R3R5AB CR4R2R1 T3 T4T2+5V T1“1”(3.6V)4.3V钳位钳位2.1V“0”(0.3V)输入全高输入全高“1”,输出为输出为低
20、低“0”1V下一页下一页总目录总目录 章目录章目录返回返回上一页上一页 T5Y R3R5AB CR4R2R1 T3 T4T2+5V T11V(0.3V)“1”“0”输入有低输入有低“0”输出为输出为高高“1”VY 5-0.7-0.7 =3.6V下一页下一页总目录总目录 章目录章目录返回返回上一页上一页00010011101111011001011101011110ABYCY=A B CY&ABC下一页下一页总目录总目录 章目录章目录返回返回上一页上一页“1”控制端控制端 DE T5Y R3R5AB R4R2R1 T3 T4T2+5V T1下一页下一页总目录总目录 章目录章目录返回返回上一页上一
21、页“0”控制端控制端 DE T5Y R3R5AB R4R2R1 T3 T4T2+5V T11V1V下一页下一页总目录总目录 章目录章目录返回返回上一页上一页 0 高高阻态阻态Z0 0 1 1 0 1 1 1 1 0 1 11 1 1 0ABEY1E0EABY 功能表功能表&YEBA逻辑符号逻辑符号EN下一页下一页总目录总目录 章目录章目录返回返回上一页上一页逻辑符号逻辑符号逻辑功能逻辑功能:F&ABE ENE = 0 0 F = ZE = 1 1 F = A BE = 1 1 F = ZE = 0 0 F = A BF&ABE EN高电平使能高电平使能低电平使能低电平使能逻辑符号逻辑符号下一页
22、下一页总目录总目录 章目录章目录返回返回上一页上一页“1”“0”“0”A1 B1下一页下一页总目录总目录 章目录章目录返回返回上一页上一页四、四、TTL异或门异或门下一页下一页总目录总目录 章目录章目录返回返回上一页上一页 000111100110ABYBABABAY ABY=1下一页下一页总目录总目录 章目录章目录返回返回上一页上一页01110111000010AAAABABABAY下一页下一页总目录总目录 章目录章目录返回返回上一页上一页门电路门电路小结小结门电路门电路 符号符号 表示式表示式与门与门& &A AB BY YA AB BY Y11或门或门非门非门1 1Y YA AY=ABY
23、=ABY=A+BY=A+BY= AY= A与非门与非门& &A AB BY YY= ABY= AB或非门或非门A AB BY Y11Y= A+BY= A+B异或门异或门=1=1A AB BY YY= AY= A B B下一页下一页总目录总目录 章目录章目录返回返回上一页上一页下一页下一页总目录总目录 章目录章目录返回返回上一页上一页1、与门、与门 CBAY2、或门、或门 3、与非门、与非门 4、或非门、或非门 CBAYCBAYCBAY5、异或门、异或门 BABABAY下一页下一页总目录总目录 章目录章目录返回返回上一页上一页或门或门与门与门非门非门或非门或非门下一页下一页总目录总目录 章目录章
24、目录返回返回上一页上一页BAY1BAY2有有“0”出出“1”,全,全“1”出出“0”下一页下一页总目录总目录 章目录章目录返回返回上一页上一页BAY1BAY2下一页下一页总目录总目录 章目录章目录返回返回上一页上一页下一页下一页总目录总目录 章目录章目录返回返回上一页上一页AAAA100011AAAAAAAAAA 01AAAA00=0 01=0 10=0 11=10+0=0 0+1=1 1+0=1 1+1=1下一页下一页总目录总目录 章目录章目录返回返回上一页上一页CBABCAAABCACBACBA )()()(BCACBACBA )()()(CABACBA)()()(CABACBA )()(
25、CABABCBCA)(1BCAA=A1A A=A.ABBAABBAA+1=1 CBABCAA 下一页下一页总目录总目录 章目录章目录返回返回上一页上一页110011111100BABABABA列状态表证明:列状态表证明:AB0001101111100100ABBABABABA0000下一页下一页总目录总目录 章目录章目录返回返回上一页上一页公式名称公式名称 公式内容公式内容自等律自等律A+ 0 0 = AA 1 1 = A0-1律律A+ 1 1=1 1A 0 0= 0 0重叠律重叠律A+ A = AA A = A互补律互补律 还原律还原律A = A表表12.3.1 逻辑代数的基本公式(逻辑代数
展开阅读全文