第三章-双极型逻辑电路的版图设计课件.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《第三章-双极型逻辑电路的版图设计课件.ppt》由用户(三亚风情)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 第三 双极型 逻辑电路 版图 设计 课件
- 资源描述:
-
1、第三章 双极型逻辑电路的版图设计双极型半导体集成成电路的基本制作过程oTTL/DTLoSTTLoECLoI2L元件间需要制作电隔离区工艺兼容元件自然隔离采用硅平面工艺通过前一章的学习说明三者工艺上差别?学习要求o理解等平面隔离工艺(LOCOS)o掌握双极型逻辑集成电路的设计n集成晶体管的常用图形n集成电阻n设计规则n理解TTL电路版图设计3.1 IC的开发流程oIC的开发包括电路设计、元件设计、IC设计、IC工艺设计、IC制作和可靠性试验等六个环节o设计规则:工艺流水线给出的一组几何参数和一组电学参数。3.2 双极型IC的基本制造过程o硅平面工艺n在元器件间要做电隔离区p线性/ECLpTTL/
2、DTLpSTTLn元器件间自然隔离p主要应用于I2L在制作双极型集成电路时先要在硅片上制作各自电绝缘的“隔离岛”基本的隔离工艺o反偏PN结隔离o全介质的V型槽隔离o等平面的PN结-介质混合隔离典型的PN结隔离TTL工艺过程概要工艺名称主要工艺参数工艺名称主要工艺参数衬底材料P型硅;厚度600微米接触孔光刻一次氧化温度1100,4小时厚度1微米铝衬底温度:800滤层温度12000掩埋层扩散1225度,As2O3,结深6微米,18小时钝化12000度去氧化层HF;60秒外延层N型硅,6微米隔离扩散硼,1175度,2.5小时基区硼扩散,980度发射区磷扩散,1000度,15分钟后续工序o划片o贴片o
3、压焊o封装o测试分类o筛选o成品测试o入库 PN结隔离双极型SIC来说,衬底一般选用什么类型硅?衬底总是与电路中最低电位相连衬底总是与电路中最低电位相连一般选用一般选用晶向轻掺杂的晶向轻掺杂的P型硅型硅衬底电阻率一般在衬底电阻率一般在10欧姆欧姆.厘米左右厘米左右3.2.1 PN结隔离工艺o所有晶体管的集电极都作在外延层上oPN结隔离工艺流程(按光刻掩膜顺序)n一次光刻:埋层扩散一次光刻:埋层扩散n二次光刻:隔离结扩散二次光刻:隔离结扩散n三次光刻:集电极接触穿透扩散三次光刻:集电极接触穿透扩散n四次光刻:基区扩散四次光刻:基区扩散n五次光刻:发射区扩散五次光刻:发射区扩散n六次光刻:接触孔六
4、次光刻:接触孔n七次光刻:电极布线七次光刻:电极布线 工艺流程:衬底制备隔离光刻隐埋氧化隐埋光刻隐埋扩散外延淀积隔离氧化在分布及氧化基区扩散基区光刻基区氧化隔离扩散发射区光刻发射区生长中测压焊块光刻淀积钝化层引线孔氧化引线孔光刻铝淀积反刻引线磷穿透扩散砷(As)D:37微米A:717微米n+掩埋层p+隔离区p+隔离区np-衬底nn+掩埋层隔离扩散(浓硼) 基区以及基区扩散电阻(基区扩散掩模) 集电极和N型电阻的接触孔,以及外延层的反偏孔(发射区扩散掩模) 形成金属化内连线(接触孔掩模、金属化内连线掩模)n+掩埋层n+ P基区n+p+隔离区p+n+p+隔离区np-衬底nn+掩埋层 下面版图的电路
5、图形式? 放大管模拟电路 开关管数字电路工艺复合图工艺复合图 在高压、高频、抗核辐射的器件中不可用 塑料、黑陶瓷或金属-陶瓷 封装热阻和器件的最高结温(150度)3.2.2 等平面隔离工艺o硅局部氧化法(见书上45页)(LOCOS:Local Oxidation Silicon)n底部采用PN结隔离,侧壁采用介质隔离n等平面In等平面IInU型槽隔离技术n改进掺杂方式:利用掺有所需杂质的多晶硅作为电极材料,形成图3-6Si3N4SiO2O23.2.3 其他隔离工艺o深(浅)槽隔离工艺nDTI:Deep Trench IsolationnSTI:Shallow Trench Isolationo
6、介质隔离工艺SiO2四川大学物理科学与技术学院四川大学物理科学与技术学院专用集成电路设计实验室专用集成电路设计实验室TTL或非门电路或非门电路四川大学物理科学与技术学院四川大学物理科学与技术学院专用集成电路设计实验室专用集成电路设计实验室波形图波形图输入信号:绿色、红色输入信号:绿色、红色输出信号:蓝色输出信号:蓝色3.3 版图设计与工艺设计o版图设计:按版图设计规则和一定的工艺流程,把电子线路转换成一张集成电路版图(又称工艺复合图标示为GDSII和CIF文件)进而制作出一套供生产投片用的光刻掩膜版。n横向尺寸、纵向尺寸n外延层掺杂浓度和厚度直接影响到结电容、击穿电压、集电极串联电阻、饱和压降
7、n发射区扩散和基区扩散决定的基区宽度决定了电流放大倍数和特征频率设计过程o制定具体的工艺参数、设计规则和电路图o划分隔离区o确定器件方案,设计出图形和尺寸o验证、布图o刻出掩模原图PN结隔离的双极型集成电路版图设计3.4 集成NPN管的设计o纵向NPN管的纵向结构与杂质分布(图3-7)n材料:p衬底材料(迁移率)n导电类型:P型Cz-Sin晶向:111n电阻率:85cmn缺陷:无位错,无微缺陷p外延层n导电类型:N型n电阻率:0.15 cmn厚度:n埋层掺杂剂:Sb、Asp杂质浓度n掩埋层:1018/cm3n发射区扩散:1021/cm3n基区扩散:1019/cm3n厚度:集电结:2.5微米 发
8、射结:1.5微米 基区宽度:1微米 外延层厚度:10微米面积的估算(截面图)耐压性、频率特性噪声系数、电流等等3.4.1 (1)击穿电压o由于衬底总是接在电路的最低电位,故CS结一般总是承受电路中的最高反向电压o由于衬底的电阻一般很高,故CS结的击穿电压是最高的o击穿电压VB=60(Eg/1.1)3/2(NBC/1016)-3/4n禁带宽度,衬底(低掺杂侧)的杂质浓度n外延层电阻率:0.1cm计算得BVCBO=20Vn外延层不能太薄(2) 频率特性(计算公式见3-2式)n特征频率:在共发射极短路电流放大系数下降到1时的频率,fTn最高震荡频率:当晶体管的功率增益随频率的升高而下降到1(0分贝)
9、时的频率(公式如3-4式)(3) 最大工作电流o晶体管电流放大系数开始时随发射极电流的增加而增加,但当IE大于某一个值时,IE再增大,将会下降。o这个临界的IE值(或相应的IC值)就称为晶体管的最大工作电流,用IEmax或ICmax来表示。IEmax=LEo发射极电流的趋边效应(基极电阻的自编制效应):只有在靠近基区这一边的基极电流大。o版图上采用增加发射区的有效长度。(4) 集电极串联电阻rCSo通过前面一章中晶体管的寄生效应和电路分析可得,为了保证VOL就要求减少rCSo采用低阻率薄外延层、隐埋层o增大发射区长度,增大集电区接触孔的周长,缩小集电极接触孔与发射区之间的距离o采用集电极接触孔
10、磷穿透工艺3.4.2 集成晶体管的常用图形o见49页图3-83-12(集成NPN晶体管常用图形)单发射极、单基极、单集电极版图n发射区的有效长度较短 - IEmax较小n面积较小,具有较高的特征频率n单基极基区电阻大双基极条形版图n允许通过的最大电流较大n特征频率较低,最高振荡频率较高带有加大集电极面积的版图n减少集电极串联电阻n饱和压降降低,可通过较大电流n一般用作输出管(输出电阻低、电流大)功率管的版图n采用梳状发射极和基极结构,减少发射区的趋边效应的影响多发射极管的版图n“长脖子基区”结构可有效地减小反向漏电流n“均压条”结构,避免各发射区不同集成电路中的PNP管o种类n横向PNPn衬底
展开阅读全文