第07章-薄膜晶体管的结构与设计课件.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《第07章-薄膜晶体管的结构与设计课件.ppt》由用户(三亚风情)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 07 薄膜晶体管 结构 设计 课件
- 资源描述:
-
1、平板显示技术基础,2013年,北京大学出版社27.1 a-Si:H TFT结构概述7.2 背沟道刻蚀结构的a-Si:H TFT 7.3 背沟道保护结构的a-Si:H TFT 7.4 其他结构的a-Si:H TFT7.5 薄膜晶体管阵列的设计本章主要内容本章主要内容37.1 a-Si:H TFT 结构概述结构概述(b)背沟道刻蚀型源极栅极n+a-Sia-Si:HSiNx漏极SiNx阻挡层栅极n+a-Sia-Si:H源极SiNx漏极栅极(c)背沟道保护型SiNxa-Si:H源极(a)正交叠型漏极遮光层栅极顶栅结构是栅极在上面的一种结构;底栅结构是栅极在下面的一种结构,又可以分为背沟道刻蚀型(Bac
2、k-channel etched)和背沟道保护型(Back-channel stop) 。5 PEP 1 栅极 Mo/AlNd PEP 2 a-Si:H 岛 SiNx /-Si/ n+-Si PEP 3 源漏电极及沟道切断 Mo/Al/Mo;-Si/ n+-Si PEP 4 SiNx保护膜及过孔 PEP 5 ITO像素电极67.2.1 背沟道背沟道a-Si:H TFT 的平面结构的平面结构77.2.1 背沟道背沟道a-Si:H TFT 的断面结构的断面结构a-Si TFT信号线扫描线C处和C处断面ITO像素电极存储电容C处C处8n+a-Si膜厚 300a-Si膜厚 1500SiNx膜厚 350
3、0AlNd/Mo膜厚 20003000栅极a-Si:Hn+a-SiSiNx栅线及栅极存储电容存储电容有源岛SiNx绝缘膜9源极漏极切断后的沟道源极漏极信号线顶Mo 500AL膜厚 3000底Mo 300n+a-Si膜厚 300a-Si膜厚 1500P-SiNx膜厚 250010P-SiNx钝化层信号金属上过孔(a)TFT上过孔漏极上的孔(c)TFT处平面图形P-SiNx膜厚 2500(d)短路环处过孔平面图形栅金属上过孔信号金属上过孔栅极上过孔钝化层绝缘层(b)栅金属上过孔11(d)TFT处的平面图形像素电极ITO像素电极ITO(a)TFT处ITO存储电容上电极ITO(b)存储电容处ITO接触
4、电极ITO(c)外引线处ITOITO膜厚 500P-SiN膜厚 2500顶Mo 500AL膜厚 3000底Mo 300n+a-Si膜厚 300a-Si膜厚 1500SiN膜厚 3500AlNd/Mo 膜厚2000127.2.1 背沟道背沟道a-Si:H TFT 的断面结构的断面结构ItemSub-ItemSpec()PEP5ITOITO500PEP4PVSiNx2500PEP3M2Mo450Al2500Mo150PEP2Nn+a-Si300Ia-Si1500GSiNx3500PEP1M1Mo500AlNd270013常采用5次光刻:1次光刻:栅线2次光刻:有源岛3次光刻:源漏电极4次光刻:钝化
5、及过孔5次光刻:像素电极TFT的设计结构有多种,矩形沟道、U型沟道等;优化设计:1.采用U型沟道,提高了宽长比,即增大了沟道宽度、减小了沟道长度;2.采用I型存储电容,增大了存储电荷量,提高了开口率。TFT 的设计结构的设计结构7.2.2 采用采用4次光刻的工艺流程次光刻的工艺流程光刻数5次光刻4次光刻1栅极栅极2a-Si:H有源岛a-Si:H有源岛、源漏电极、n+a-Si沟道切断3源漏电极、n+a-Si沟道切断SiNx保护膜、过孔4SiNx保护膜、过孔ITO5ITO67154次光刻中第二次光刻的工艺流程次光刻中第二次光刻的工艺流程5次光刻的第二次有源岛、 第三次源漏电极、沟道切断4次光刻的第
6、二次光刻有源岛岛、源漏电极、沟道切断a-Si:Hn+a-SiSiNx源极漏极切断后的沟道167.2.2 采用采用4次光刻的工艺流程次光刻的工艺流程玻璃基板栅极源漏电极金属层n+a-Si 欧姆接触层a-Si:H 半导体层SiNx 绝缘层光刻胶源漏电极金属层光刻胶分成三个区域: 曝光区; 半曝光区; 未曝光区GTM及HTM掩膜版第一次光刻后栅极基板进行连续沉积4层薄膜: 氮化硅层 非晶硅层 掺磷的非晶硅层 源漏电极金属层 涂胶多段式调整掩膜版曝光177.2.2 采用采用4次光刻的工艺流程次光刻的工艺流程第2次光刻的工艺流程概括为:连续沉积薄膜涂胶多段式调整掩膜版曝光显影湿法刻蚀干法刻蚀及灰化再湿刻
7、、去胶、再干法刻蚀。 光刻胶(a)显影形成了光刻胶图形 源漏电极(b)湿刻源漏电极的金属层 n+a-Si 欧姆接触层a-Si:H 有源岛光刻胶(c)干法刻蚀及灰化 18切断后n+a-Si a-Si:H 有源岛(b)去胶及再干法刻蚀沟道切断n+a-Si源极漏极(a)再湿刻沟道处金属漏极光刻胶沟道处源极第2次光刻的工艺流程概括为:连续沉积薄膜涂胶多段式调整掩膜版曝光显影湿法刻蚀干法刻蚀及灰化再湿刻、去胶、再干法刻蚀。 7.2.2 采用采用4次光刻的工艺流程次光刻的工艺流程7.3 采用采用7次光刻的工艺流程次光刻的工艺流程光刻数5次光刻4次光刻7次光刻1栅极栅极栅极2a-Si:H有源岛a-Si:H有
8、源岛、源漏电极、n+a-Si沟道切断阻挡层3源漏电极、n+a-Si沟道切断SiNx保护膜、过孔a-Si:H有源岛4SiNx保护膜、过孔ITOITO像素电极5ITO过孔6源漏电极、n+a-Si沟道切断7SiNx保护膜211PEP GL 栅线2PEP IS 阻挡层3PEP AI 硅岛4PEP PX ITO像素电极5PEP TH 过孔6PEP SL 源漏电极、n+a-Si沟道切断7PEP PV SiNx钝化层MoW 1800ASiO 2000ASiO 2150Ag-SiN 500Aa-Si 500Ai/s SiN 3000An+a-Si 500AITO 400AMoALMo 275/3500/500
9、AP-SiN 2000A7.3.1 采用采用7次光刻的工艺流程次光刻的工艺流程22就是在玻璃基板上有规则地整齐排列薄膜晶体管的工程。23 形成薄膜晶体管的栅极、栅线及存储电容的金属层24 MoW前清洗 MoW溅射 涂胶 曝光 显影 显影后检查 MoW CDE 刻蚀后检查 去胶 glass25glassclenaingMoW前清洗:主要是用刷洗(NCW-601A0.3%表面活性剂),QDR水洗(处理过程是前给水10s、排水30s、给水90s,共两回),US超声清洗,旋转干燥。26glasssputtersputterGate CGate CS Sgas:Kr, N2lMoW溅射:采用MoW:W=
10、65:35的合金靶材;膜厚是1800A;l电阻率是0.780.2/;l耐热耐药性好;lMo的耐酸碱等化学药品性差,于是W添加可以提高耐化学药品性;W量多,膜的电阻率会上升,所以W的添加量定为35%;溅射气体用Kr,因为Ar深入膜的量多,电阻率会上升。27glsaacoatingcoatingMoW涂胶:经基板清洗、烘干、输水化(HMDS液)处理、涂胶、基板边缘清洗、烘干、冷却。清洗的过程中要从下面喷一种防静电剂,其目的是为了防止涂胶过程中产生的静电。输水化(HMDS液)处理是用N2把HMDS液变成雾状,然后喷洒到基片上,目的是为了提高胶与基板的接触性能;基板边缘清洗的目的是为了刷洗边缘的光刻胶
11、,以免光刻胶固化后,用机械手夹时,会掉下来,带来灰尘。光刻胶膜厚:15000A 500A;均匀性5%。28glassmask29glass显影:显影液使用的是有机碱 TMAH (N(CH3)4OH) 2.38%水溶液。30glassMoW CDE:使用的气体为CF4(125sccm)+O2(375sccm); 功率:800W,压力:30Pa; 刚好刻蚀+O/E 10%; 掺氧气的目的是增加F*游离基的生成效率。 主要反应: Mo + 6F* MoF6 W + 6F* WF6 CxHyOz +O* CO CxHyOz +F* HF31glassgateCsCsgategate去胶:二甘醇二丁醚6
12、5wt% 乙醇胺 35wt% 喷淋去胶、超声、水洗、干燥、O3灰化O3灰化的原理:用O3吹基板, O3与光刻胶反应生成挥发性的分子(CO2、H2O)而除去。32glasstext检查标准: 一条线两端的电阻大于40K以上,认为是断线,正常是5K 15K 程度; 两条线间的电阻值测定在40K 以下,认为是短路,通常是高阻抗。 33 形成薄膜晶体管的绝缘层及阻挡层。阻挡层的作用是防止n+a-Si切断时刻到下面的a-Si。由于有阻挡层存在,因此这种TFT的结构是背沟道阻挡型TFT。glass3435 SiO前清洗 SiO AP CVD 4层 CVD前清洗 4层CVD (SiO,g-SiN,a-Si,
13、i/s SiN) 4层后清洗 O2灰化 涂胶 背曝光 曝光 显影 显影后检查 i/s SiN湿法刻蚀 刻蚀后检查 去胶 363738glass SiH4 O2 N2Gate SiOxl基板加热后吹入SiH4 、O2 ,热分解后在基板上堆积SiOx;l厚度:2100;l温度:430;l反应气体: SiH4 、O2 保护气体:N2(目的是形成良好的净化环境);39glassSiH4 N2O N2SIH4 NH3 N2SIH4 H2SiH4 NH3 N2SiOxSiOxg-SiNxg-SiNxa-sia-siSiNxSiNx l SiO 膜厚: 2150430A;气体:SiH4+NO2+N2l g-
展开阅读全文