第七章集成电路版图设计课件.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《第七章集成电路版图设计课件.ppt》由用户(三亚风情)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 第七 集成电路 版图 设计 课件
- 资源描述:
-
1、版图设计概述 版图(Layout)是集成电路设计者将设计并模拟优化后的电路转化成的一系列几何图形,包含了集成电路尺寸大小、各层拓扑定义等有关器件的所有物理信息。 集成电路制造厂家根据 版图 来制造掩膜。版图的设计有特定的规则,这些规则是集成电路制造厂家根据自己的工艺特点而制定的。不同的工艺,有不同的设计规则。 设计者只有得到了厂家提供的规则以后,才能开始设计。 版图在设计的过程中要进行定期的检查,避免错误的积累而导致难以修改。 很多集成电路的设计软件都有设计版图的功能,Cadence 的Virtuoso的版图设计软件帮助设计者在图形方式下绘制版图。版图设计流程设计规则检查设计规则检查DRCDe
2、sign Rule Check电气规则检查电气规则检查ERCElectrical Rule Check版图与线路图比较程版图与线路图比较程序序Layout Versus Schematic(LVS)版图寄生参数提取版图寄生参数提取LPELayout Parameter Extraction寄生电阻提取寄生电阻提取PREParasitic Resistance Extraction3第7章 版图设计7.1工艺流程定义工艺流程定义7.2 版图版图几何设计规则几何设计规则7.3 图元图元7.4 电学设计规则电学设计规则7.5 布线规则布线规则7.6版图设计版图设计7.7 版图检查版图检查7.8 版图
3、数据提交版图数据提交选择工艺流程需要考虑的因素选择某一家公司的某一工艺来实现我们所设计的IC,除了Design Rules外尚会包含下列资料。1. 工艺参数:如每一层的厚度,深度等。2. 工艺流程:如每一步骤所需的时间。3. 设计指导 (Design guide):如告诉你如何加contact,如何用library,如何用避免Latch Up等4. SPICE Parameters:SPICE的参数。一般还有分是那一种 SPICE的参数。这些参数大致分为 (1) 基本 (Typical);(2) 最快 (Fast) 及 (3) 最慢 (Slow)。5. Package:可用的包装及Pin Co
4、unt。6. Area:每一个Die的最大容许面积。7. Testing:测试方法8. 其它:如温度系数,片电阻 (Sheet resistance) 系数,Tape out的流程等。7.1 工艺流程定义设计规则是以晶圆厂实际制造过程为基准,经过实际验证过的一整套参数,是进行版图设计必须遵守的规则,版图设计是否符合设计规则是流片是否成功的一个关键。每一家公司的Design Rules并不相同,同一公司不同Process其Design Rules也会不相同,即使是同一公司同一Process,其Design Rules也会Upgrade。以台湾半导体制造公司(TSMC)的0.35m CMOS工艺为
5、例,我们给出从工艺文件出发到设计出版图的途径。TSMC的0.35m CMOS工艺是MOSIS 1998年以来提供服务的深亚微米工艺,以下简要介绍利用该工艺的技术文件进行芯片设计的流程。金属布线层及其性能参数 TSMC的0.35m沟道尺寸和对应的电源电压、电路布局图中金属布线层及其性能参数见表。沟道长(m)金属布线层数多晶硅布线层数电源电压(V)W/L 阀值电压(V)31级环行振荡器频率(MHz)NMOSPMOS0.35323.30.6/0.400.54-0.77196.173.6/0.400.58-0.76MOSIS为TSMC 0.35mCMOS工艺定义的全部工艺层层名层名层号层号(GDSII
6、)对应的对应的CIF名称名称说明说明Contact25CCC接触孔接触孔N_well42CWNN阱阱Active43CAA有源层有源层P_plus_select44CSPP型扩散型扩散N_plus_select45CSNN型扩散型扩散Poly46CPG多晶硅多晶硅Electrode56CEL第二层多晶硅第二层多晶硅Metal149CMF第一层金属第一层金属Via150CVA连接第一与第二层金属的接触孔连接第一与第二层金属的接触孔Metal251CMS第二层金属第二层金属Via261CVS连接第二与第三层金属的接触孔连接第二与第三层金属的接触孔Metal362CMT第三层金属第三层金属Glass
7、52COG钝化玻璃钝化玻璃新加坡Chartered 0.35mCMOS工艺定义的全部工艺层0.18m 制程结构9n Feature size L=0.18umn VDD 1.8V/2.5Vn Deep NWELL to reduce substrate noisen MIM capacitor(1fF/um2)n Thick-top-metal for inductorn 6 Metal 1 Polyn Polycide resistor(7.5 Ohm/sq)n High N/P implant resistor(59 Ohm/sq, 133 Ohm/sq)n M1-M5 (78 mOhm/
8、sq) Thick-top-metal (18 mOhm/sq)10第7章 版图设计7.1工艺流程定义工艺流程定义7.2 版图版图几何设计规则几何设计规则7.3 图元图元7.4 电学设计规则电学设计规则7.5 布线规则布线规则7.6版图设计版图设计7.7 版图检查版图检查7.8 版图数据提交版图数据提交7.2 版图几何设计规则集成电路的制造必然受到工艺技术水平的限制,受到器件物理参数的制约,为了保证器件正确工作和提高芯片的成品率,要求设计者在版图设计时遵循一定的设计规则,这些设计规则直接由流片厂家提供。设计规则(design rule)是版图设计和工艺之间的接口。设计规则主要包括各层的最小宽度
9、、层与层之间的最小间距等。设计规则可以采用可缩放的-规则(最小尺寸用的倍数表示)和固定的微米规则(最小尺寸用具体微米数值给出)1. 最小宽度(minWidth)在利用DRC(设计规则检查)对版图进行几何规则检查时,对于宽度低于规则中指定的最小宽度的几何图形,计算机将给出错误提示。最小最小宽度指封闭几何图形的内边之间的距离宽度指封闭几何图形的内边之间的距离TSMC_0.35m CMOS工艺中各版图层的线条最小宽度层层 (layer)最小宽度最小宽度(minWidth)单位:单位:lambda=0.2 mN阱阱(N_well)12扩散层扩散层(P_plus_select/N_plus_select
10、)2多晶硅多晶硅(Poly)2有源层有源层(Active)3接触孔接触孔(Contact)2*2(固定尺寸固定尺寸)第一层金属第一层金属(Metal1)3接触孔接触孔(Via1)2*2(固定尺寸固定尺寸)第二层金属第二层金属(Metal2)3第二层多晶硅第二层多晶硅(Electrode)3接触孔接触孔(Via2)2*2(固定尺寸固定尺寸)第三层金属第三层金属(Metal3)52. 最小间距(minSep)间距指各几何图形外边界之间的距离间距指各几何图形外边界之间的距离TSMC_0.35m CMOS工艺版图各层图形之间的最小间隔最小宽度最小宽度(minSep)单位:单位:lambda=0.2mN
11、_wellActivePolyP_lplus_select/N_plus_selectContactMetal1Via1Metal2ElectrodeVia2Metal3N_well18Active63Poly13P_plus_select/N_plus_select32Contact223Metal13Via12223Metal24Electrode2233Via223Metal31515151533. 最小交叠(min Overlap)交迭有两种形式:a)一几何图形内边界到另一图形的内边界长度(overlap)b)一几何图形外边界到另一图形的内边界长度(extension)XY(a)(b)
12、 X Y N_wellActivePolyP_lplus_select/N_plus_selectContactMetal1Via1Metal2ElectrodeVia2Metal3N_well6ActivePoly2P_plus_select/N_plus_select2Contact1.51.51Metal11Via11Metal21Electrode22Via21Metal31Glass6TSMC_0.35m CMOS工艺版图各层图形之间最小交叠新加坡Chartered 0.35mCMOS工艺设计规则1.an阱阱(well)n阱的最小宽度阱的最小宽度0.8u1.b阱与阱之间的最小间距阱与
13、阱之间的最小间距diff到到nwell的最小间距的最小间距(inside)0.2u(outside)1.1u1.dpdiff到到nwell的最小间距的最小间距(inside)1.1u(outside)0.35u1.ep mos 器件必须在器件必须在nwell内内2.a有源区(有源区(active)有源区的最小宽度有源区的最小宽度0.4u2.b有源区之间的最小间距有源区之间的最小间距0.6u3.a多晶硅(多晶硅(poly)多晶硅的最小宽度多晶硅的最小宽度0.35u3.b多晶硅间的最小间距多晶硅间的最小间距0.45u3.c多晶硅与有源区的最小间距多晶硅与有源区的最小间距0.2u3.d多晶硅栅在场区
14、上的最小露头多晶硅栅在场区上的最小露头0.45u3.e源、漏与栅的最小间距源、漏与栅的最小间距0.6u4.a引线孔(引线孔(contact) 引线孔的最大最小宽度引线孔的最大最小宽度0.40.4u4.b引线孔间的最小间距引线孔间的最小间距0.4u4.c多晶硅覆盖引线孔的最小间距多晶硅覆盖引线孔的最小间距0.15u4.dmetal1覆盖引线孔的最小间距覆盖引线孔的最小间距0.15u4.e引线孔到引线孔到gate间距间距0.3u4.fdiff覆盖引线孔的最小间距覆盖引线孔的最小间距0.15u5.a金属金属1(metal1)金属金属1的最小宽度的最小宽度0.45u5.b金属金属1间的最小间距间的最小
15、间距0.45u6.a金属金属2(metal2)金属金属2的最小宽度的最小宽度0.5u6.b金属金属2间的最小间距间的最小间距0.5u4. 设计规则举例19图 多晶硅层相关设计规则的图形关系 20第7章 版图设计7.1工艺流程定义工艺流程定义7.2 版图版图几何设计规则几何设计规则7.3 图元图元7.4 电学设计规则电学设计规则7.5 布线规则布线规则7.6版图设计版图设计7.7 版图检查版图检查7.8 版图数据提交版图数据提交8.3 图元 电路所涉及的每一种元件都是由一套掩模决定的几何形状和一系列物理、化学和机械处理过程的一个有机组合。 仅根据设计规则来设计版图,难以入手。 对版图设计者来讲,
16、工艺能够制造的有源和无源元件的版图应该作为工艺元件库事先从工艺厂家得到。 必要时,设计者需要自己建立相应的元件库。 以下给出根据MOSIS提供的TSMC 0.35m CMOS工艺文件设计的几种关键元件,图中几何尺寸的单位都是lambda,对于0.35m工艺,=0.2m。1. NMOS和PMOS多晶硅(Poly)形成MOS管的栅极。N+扩散和有源区(Active)共同形成N型有源区(NMOS),P+扩散和有源区共同形成P型有源区(PMOS)。有源区分别在栅极两侧构成源区(S)和漏区(D)。源区和漏区又分别通过接触孔(Contact)与第一层金属(Metal1)连接构成源极和漏极。MOS管的可变参
17、数为:栅长(gate_length)、栅宽(gate_width)和栅指数(gates)。栅长(gate_length)指栅极下源区和漏区之间的沟道长度,最小值为2 lambda=0.4m。栅宽(gate_width)指栅极下有源区(沟道)的宽度,最小栅宽为3 lambda=0.6m。栅指数(gates)指栅极的个数。NMOS 俯视图PMOS 俯视图2. 电阻(Resistor) 设计者在Cadence环境下CMOS工艺可用的电阻有多晶硅电阻、有源层电阻和阱区电阻。 三种电阻的计算公式均为: 其中,Rsh为方块电阻值,l 和w 分别是体电阻的长与宽,Rcon是单个接触区形成的电阻值,n是接触孔
18、数. 电阻的可变参数:电阻宽度(width)、电阻值(R)。 dshconl2* X2R*R*Rwwn多晶硅电阻第一层多晶硅电阻俯视图PolyMetal1Contact2.02.01.01.52.0XdXd多晶硅通过接触孔与第一层金属连接,该金属构成电阻的多晶硅通过接触孔与第一层金属连接,该金属构成电阻的两个电极,图中所示电阻最小宽度为两个电极,图中所示电阻最小宽度为2 =0.4m。第一层多晶硅的方块电阻值为第一层多晶硅的方块电阻值为7.4欧姆,每接触孔形成的电欧姆,每接触孔形成的电阻为阻为5.6欧姆。该多晶硅电阻一般为几十欧姆。欧姆。该多晶硅电阻一般为几十欧姆。多晶硅电阻(续)第二层多晶硅(
展开阅读全文