数字逻辑-同步时序逻辑电路课件.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《数字逻辑-同步时序逻辑电路课件.ppt》由用户(三亚风情)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 逻辑 同步 时序 逻辑电路 课件
- 资源描述:
-
1、5.1 时序逻辑电路概述时序逻辑电路概述 组合逻辑电路:组合逻辑电路:在任何时刻产生的稳定输在任何时刻产生的稳定输出信号都仅与该时刻电路的输入信号相关。出信号都仅与该时刻电路的输入信号相关。如译码器,全加器,数据选择器。如译码器,全加器,数据选择器。 时序逻辑电路:时序逻辑电路:在任何时刻产生的稳定输在任何时刻产生的稳定输出信号不仅与电路该时刻的输入信号有关,出信号不仅与电路该时刻的输入信号有关,而且与电路过去的输入信号有关。如触发而且与电路过去的输入信号有关。如触发器,寄存器,计数器和移位寄存器等器,寄存器,计数器和移位寄存器等时序电路结构图时序电路结构图输输入入输输出出 q1qkz1zrz
2、1z2zmx1x2xn内内部部输输入入内内部部输输出出组合逻辑电组合逻辑电路路触发器触发器特点特点:包含组合逻辑电路和记忆(存储)电路;包含组合逻辑电路和记忆(存储)电路;在电路的结构上,具有反馈。在电路的结构上,具有反馈。 ),(),(),(2121212122212111knmmknknqqqxxxfyqqqxxxfyqqqxxxfy输输出出方方程程 ),(),(),(2121212122212111knrrknknqqqxxxgzqqqxxxgzqqqxxxgz驱驱动动方方程程 ),(),(),(2121121212122121111nknnrknknknnrnnknnrnqqqzzzh
3、qqqqzxzhqqqqzzzhq状状态态方方程程表示存储电路中每个触发器的现态表示存储电路中每个触发器的现态1121121,,nknnnknnqqqqqq表示每个触发器的次态表示每个触发器的次态时序逻辑电路的分类时序逻辑电路的分类 根据电路工作方式分类:根据电路工作方式分类: 同步时序电路:同步时序电路:各个触发器的时钟脉冲接在一起,即电路中各个触发器的时钟脉冲接在一起,即电路中有一个统一的时钟脉冲,每来一个时钟脉冲,电路的状态有一个统一的时钟脉冲,每来一个时钟脉冲,电路的状态只改变一次。只改变一次。 异步时序电路:异步时序电路:各个触发器的时钟脉冲不同,即电路中没有各个触发器的时钟脉冲不同
4、,即电路中没有统一的时钟脉冲来控制电路状态的变化,电路状态改变时,统一的时钟脉冲来控制电路状态的变化,电路状态改变时,电路中要更新状态的触发器的翻转有先有后,是异步进行电路中要更新状态的触发器的翻转有先有后,是异步进行的。的。 。 根据电路的输入根据电路的输入/ /输出关系分类:输出关系分类:米利(米利(Mealy)型电路:)型电路:某时刻的输出是该时刻的输入和电某时刻的输出是该时刻的输入和电路状态的函数路状态的函数摩尔(摩尔(Moore)型电路)型电路:某时刻的输出仅是该时刻电路状态:某时刻的输出仅是该时刻电路状态的函数,与该时刻的输入无关,如同步计数器。的函数,与该时刻的输入无关,如同步计
5、数器。同步时序电路的描述方法同步时序电路的描述方法 研究同步时序电路时,除逻辑函数表达式之外,研究同步时序电路时,除逻辑函数表达式之外,一般采用状态表、状态图去描述一个电路的逻辑一般采用状态表、状态图去描述一个电路的逻辑功能。功能。1、逻辑函数表达式、逻辑函数表达式 (1) 输出函数表达式输出函数表达式 反映电路输出反映电路输出Z与输入与输入x和状态和状态y之间关系表达式之间关系表达式 (2) 激励函数表达式激励函数表达式 反映存储电路的输入反映存储电路的输入Y与电路输入与电路输入x和状态和状态y之间的关系之间的关系 (3) 次态函数表达式次态函数表达式 反映同步时序电路次态反映同步时序电路次
6、态yn+1与激励函数与激励函数y和现态和现态yn2、状态表、状态表 反映同步时序电路输出反映同步时序电路输出Z、次态、次态yn+1和电路输入和电路输入x,现态,现态y之间关系的表格。之间关系的表格。3、状态图、状态图 反映同步时序电路状态转移规律及相应输入反映同步时序电路状态转移规律及相应输入/输输出取值关系的有向图。出取值关系的有向图。4、时间图、时间图 用波形图的形式来表示输入信号、输出信号和用波形图的形式来表示输入信号、输出信号和电路状态等的取值在各时刻的对应关系。电路状态等的取值在各时刻的对应关系。同步时序逻辑电路分析同步时序逻辑电路分析 所谓时序逻辑电路分析,就是对一个给定所谓时序逻
7、辑电路分析,就是对一个给定的时序逻辑电路,研究在一系列输入信号的时序逻辑电路,研究在一系列输入信号作用下,电路将会产生怎样的输出,进而作用下,电路将会产生怎样的输出,进而说明该电路的逻辑功能。说明该电路的逻辑功能。 分析过程和方法分析过程和方法 求取上面的几个步骤求取上面的几个步骤逻辑电逻辑电路图路图列列驱动方程驱动方程和和输出方程输出方程表达式表达式状态方程状态方程画画状态图状态图、状态表状态表或或时时序图序图分析电路分析电路逻辑功能逻辑功能1235写次态变写次态变化真值表化真值表4例例1:分析如下图时序逻辑电路:分析如下图时序逻辑电路 解:列写方程解:列写方程 时钟方程时钟方程: CP0=
8、CP1=CP2=CP 输出方程输出方程: C=Qn0Qn1Qn2 驱动方程驱动方程: J0=K0=1, J1=K1=Qn0, J2=K2=Qn0Qn1 (2)将驱动方程代入)将驱动方程代入JK触发器的特性方程触发器的特性方程,求各个求各个触发器的状态方程。触发器的状态方程。JK触发器的特性方程为触发器的特性方程为 各个触发器的状态方程为各个触发器的状态方程为 (3)根据状态方程和输出方程进行计算)根据状态方程和输出方程进行计算,列状态表列状态表,nn+1nQ=JQ +KQn+0n10nnn+1nn10101nn+1nnnnn2201012Q=QQ=Q Q +Q Q Q=Q Q Q +Q Q Q
9、同步时序逻辑电路的状态表同步时序逻辑电路的状态表画状态图画状态图画时序图画时序图Q0Q0FF0 FF1CP YQ1Q11T C11T C1&=1 X“1”例例2、分析下面电路的功能、分析下面电路的功能输出方程:输出方程:输出与输入有关,输出与输入有关,为为Mealy型时序电型时序电路。路。同步时序电路,时钟方程省去。同步时序电路,时钟方程省去。驱动方程:驱动方程:1写写方方程程式式n1n1QXQXY 1TQXT0n01 n0n0n00n0n1n0n111n1QQ1QTQQQXQTQ2求状态方程求状态方程T触发器的特性方程:触发器的特性方程:将各触发器的驱动方程代入,即得电路的状态方程:将各触发
10、器的驱动方程代入,即得电路的状态方程:n1nQTQ 3计算、列状态表计算、列状态表n1n0n0n1n01n1QXYQQQQXQ 100100000011YQQnn100011100011YQQnn110101010011YQQnn110010110011YQQnn001101001011YQQnn001010101011YQQnn111100011011YQQnn111Y01Q1111Qn01n1 4 00 01 11 10 0/1 1/0 1/1 0/1 0/1 0/0 1/1 0/1 CP X Q0 Q1 Y (a) 状状态态图图 (b) 时时序序图图 5电电路路功功能能由状态图可以看出,
11、当输入由状态图可以看出,当输入X 0时,在时钟脉冲时,在时钟脉冲CP的作用下,电路的的作用下,电路的4个状态按递增规律循环变化,即:个状态按递增规律循环变化,即:0001101100当当X1时,在时钟脉冲时,在时钟脉冲CP的作用下,电路的的作用下,电路的4个状态个状态按递减规律循环变化,即:按递减规律循环变化,即:0011100100可见,该电路既具有递增计数功能,又具有递减计数可见,该电路既具有递增计数功能,又具有递减计数功能,是一个功能,是一个2位二进制同步可逆计数器。位二进制同步可逆计数器。画状态图画状态图时序图时序图CPQ2Q21D C11D C1Q1Q1FF0 FF1 FF21D C
12、1Q0Q0电路没有单独的输出,为穆尔型时序电路。电路没有单独的输出,为穆尔型时序电路。异步时序电路,时钟方程:异步时序电路,时钟方程:驱动方程:驱动方程:1写写方方程程式式CPCPQCPQCP00112 ,n00n11n22QDQDQD , 上升沿时刻有效上升沿时刻有效上升沿时刻有效上升沿时刻有效上升沿时刻有效上升沿时刻有效CP QDQQ QDQQ QDQn001n00n111n11n221n2DQ1n 2求状态方程求状态方程D触发器的特性方程:触发器的特性方程:将各触发器的驱动方程代入,即得电路的状态方程:将各触发器的驱动方程代入,即得电路的状态方程:3计算、列状态表计算、列状态表 CP Q
13、QQ QQQ QQn01n00n11n11n21n2CP, 10Q, 10Q , 1010011112nnnQQQCP, 0100101112nnnQQQ不变不变CP, 10Q, 0101001112nnnQQQ不变CP, 0110101112nnnQQQ不变不变CP, 10Q, 10Q , 0110011112nnnQQQCP, 010 , 1101112nnnQQQ不变不变CP, 10Q, 0111001112nnnQQQ不变 CP, 01Q1Q1Q1n01n11n2不变不变不变不变 000001010011 111110101100 (a) 状态图状态图 (b) 时序图时序图 CP Q0
14、 Q1 Q2 排列顺序排列顺序:nnnQQQ012 45电路功能电路功能由状态图可以看出,在时钟脉冲由状态图可以看出,在时钟脉冲CP的作用下,电路的的作用下,电路的8个状个状态按递减规律循环变化,即:态按递减规律循环变化,即:000111110101100011010001000电路具有递减计数功能,是一个电路具有递减计数功能,是一个3位二进制异步减法计数器。位二进制异步减法计数器。画状态图、时序图画状态图、时序图同步时序逻辑电路的设计同步时序逻辑电路的设计设计步骤设计步骤建立原始状态表建立原始状态表 直接从设计命题的文字描述得到的状态表直接从设计命题的文字描述得到的状态表称为原始状态表。称为
15、原始状态表。 对时序命题的逻辑功能有了清楚的了解之对时序命题的逻辑功能有了清楚的了解之后,才能建立正确的原始状态表。所谓正后,才能建立正确的原始状态表。所谓正确也就是原始状态表中,状态个数不能少,确也就是原始状态表中,状态个数不能少,状态之间的转移关系不能错。状态之间的转移关系不能错。 例一:某序列检测器有一个输入端例一:某序列检测器有一个输入端x和一个输出端和一个输出端Z。从。从x端输入一组按时间顺序排列的串行二进制端输入一组按时间顺序排列的串行二进制码。当输入序列中出现码。当输入序列中出现101时,输出时,输出Z1,否则,否则Z0。试作出该序列检测器的原始状态表和原始状。试作出该序列检测器
16、的原始状态表和原始状态图。态图。 解题分析:解题分析: (1) 逻辑功能框图逻辑功能框图序列检测器序列检测器xZCP 例二:假设某同步时序电路,用于检测串行输入的例二:假设某同步时序电路,用于检测串行输入的8421BCD码,其输入的顺序是先高位后低位,当出现非码,其输入的顺序是先高位后低位,当出现非法数字法数字(即输入即输入1010,1011,1100,1101,1110,1111)时,电路的输出为时,电路的输出为1。试作出该时序电路的原始状态表和。试作出该时序电路的原始状态表和原始状态图。原始状态图。 解题分析:解题分析: 根据题意,该电路有一个输入根据题意,该电路有一个输入x,用来接收,用
17、来接收8421BCD码,码,对于所接收的对于所接收的8421BCD码判别,用输出码判别,用输出Z来指示。来指示。 要求对输入的二进制码四位一组一组的检测,要检测的要求对输入的二进制码四位一组一组的检测,要检测的序列有序列有16种,这样我们建立原始状态图的过程就不同了。种,这样我们建立原始状态图的过程就不同了。 例三:某一引爆装置,当引爆开关例三:某一引爆装置,当引爆开关x闭合后闭合后(x1),经过经过4个时钟脉冲周期,即电路的输入序列个时钟脉冲周期,即电路的输入序列x1111时,发出引爆信号时,发出引爆信号(Z=1),使炸药包引爆。试,使炸药包引爆。试作出该引爆装置的原始状态图和状态表。作出该
18、引爆装置的原始状态图和状态表。 解题分析:解题分析: 1、 根据题意,设电路的初始状态为根据题意,设电路的初始状态为S0,3、当接收到第二个、当接收到第二个1时,电路状态由时,电路状态由S1转移到转移到S2;2、当电路接收到第一个、当电路接收到第一个1时,电路的状态由时,电路的状态由S0转移到转移到S1;4、接收到第三个、接收到第三个1时,电路状态由时,电路状态由S2转移到转移到S3;5、当接收到第四个、当接收到第四个1时,引爆装置将同炸药包一起爆炸,时,引爆装置将同炸药包一起爆炸,因此因此S3的次态可以为任意状态,用字母的次态可以为任意状态,用字母“d”表示,但是表示,但是输出应为输出应为1
19、。状态化简状态化简 第一步作出的状态图和状态表不一定是最简的,第一步作出的状态图和状态表不一定是最简的,可能包含多余状态,状态个数的多少直接影响时可能包含多余状态,状态个数的多少直接影响时序电路所需触发器的数目。因此需要对状态表进序电路所需触发器的数目。因此需要对状态表进行化简,减少触发器和逻辑门的数目。行化简,减少触发器和逻辑门的数目。 状态化简,就是从原始的状态表中消去冗余状态,状态化简,就是从原始的状态表中消去冗余状态,得到一个最小化状态表。这个最小化状态表既能得到一个最小化状态表。这个最小化状态表既能表征逻辑命题的全部要求,而且状态数又最少。表征逻辑命题的全部要求,而且状态数又最少。
20、对于完全确定状态表和不完全确定状态表的化简对于完全确定状态表和不完全确定状态表的化简方法有不同,分别讨论方法有不同,分别讨论完全确定状态表的化简完全确定状态表的化简 几个概念几个概念 等效状态:设状态等效状态:设状态S1和和S2是完全确定状态表是完全确定状态表中的两个状态,如果对于所有可能的输入序列,中的两个状态,如果对于所有可能的输入序列,分别从状态分别从状态S1和状态和状态S2出发,所得到的输出响应出发,所得到的输出响应序列完全相同,则状态序列完全相同,则状态S1和和S2是等效的,记作是等效的,记作(S1,S2),或者说,状态,或者说,状态S1和和S2是等效对。是等效对。 这里所说的所有可
21、能的输入序列,是指输入序这里所说的所有可能的输入序列,是指输入序列的长度和结构是任意的,它包含无穷多位,且列的长度和结构是任意的,它包含无穷多位,且有无穷多种组合。有无穷多种组合。 等效状态的传递性:若状态等效状态的传递性:若状态S1和和S2等效,状态等效,状态S2和和S3等效,则状态等效,则状态S1和和S3也等效。也等效。 (S1,S2), (S2,S3) (S1,S2,S3) 等效类:彼此等效的状态集合,称为等效类。若等效类:彼此等效的状态集合,称为等效类。若有有(S1,S2)和和(S2,S3),则有,则有(S1,S2,S3) 最大等效类:若一个等效类不是任何其它等效类最大等效类:若一个等
22、效类不是任何其它等效类的子类,则此等效类称为最大等效类。的子类,则此等效类称为最大等效类。即即S2S2,S3S3在相同的输入序列下,次态和输出完全相同。例如,在相同的输入序列下,次态和输出完全相同。例如,X=10111X=10111,初态为,初态为S2S2和和S3S3时的次态和输出如下:时的次态和输出如下: S2 S2,S3S3可合并为一个状态,合并后用可合并为一个状态,合并后用S2S2代替。画简后的代替。画简后的状态转换图和转换表如下:状态转换图和转换表如下: 完全确定状态化简的完全确定状态化简的一般化简步骤一般化简步骤: (1) (1) 画状态隐含表画状态隐含表 (2) (2) 顺序比较,
23、找相等状态对顺序比较,找相等状态对 (3) (3) 关连比较,找最大相等类关连比较,找最大相等类 (4) (4) 确定最终的状态数确定最终的状态数 隐含表方法隐含表方法:先对原始状态表中的各状态进行两:先对原始状态表中的各状态进行两两比较,找出等价状态对;然后利用等价的传递两比较,找出等价状态对;然后利用等价的传递性,得到等价类;最后确定一组等价类,以建立性,得到等价类;最后确定一组等价类,以建立最简状态表。最简状态表。化简方法化简方法1. 画状态隐含表画状态隐含表 隐含表是一个直角三角形网,两边网格隐含表是一个直角三角形网,两边网格数相等,等于状态数减数相等,等于状态数减1 1。 隐含表隐含
24、表2. 顺序比较顺序比较 比较结果有三种:比较结果有三种: a 在输入作用下,两状态的输出不等,则这两个状态在输入作用下,两状态的输出不等,则这两个状态不等价,以不等价,以“X”表示;表示; b 在输入作用下,两状态的输出相等,所得到的次态在输入作用下,两状态的输出相等,所得到的次态也相同或交错相等,则两个状态等价,也相同或交错相等,则两个状态等价, 以以“”表示;表示; c 在输入作用下,两状态的输出相等,但次态不同,在输入作用下,两状态的输出相等,但次态不同,则这两个状态需要进一步比较(关连比较)才能确定是否则这两个状态需要进一步比较(关连比较)才能确定是否等价。等价。 根据等价状态的定义
展开阅读全文