集成电路设计基础(精)课件.ppt
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《集成电路设计基础(精)课件.ppt》由用户(三亚风情)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 集成电路设计 基础 课件
- 资源描述:
-
1、集成电路设计基础集成电路设计基础山东大学山东大学 信息学院信息学院刘志军刘志军2022-3-22集成电路设计基础2上次:第上次:第2章章 集成电路材料、结构与理论集成电路材料、结构与理论 2.1 引言 2.2 集成电路材料 2.3 半导体基础知识 2.4 PN结与结型二极管 2.5 双极型晶体管 2.6 金属半导体场效应晶体管MESFET 2.7 MOS晶体管的基本结构与工作原理2022-3-22集成电路设计基础3第第3章章 集成电路工艺简介集成电路工艺简介3.1 引言引言 3.2 外延生长工艺外延生长工艺3.3 掩模的制版工艺掩模的制版工艺 3.4 光刻工艺光刻工艺3.5 掺杂工艺掺杂工艺3
2、.6 绝缘层形成工艺绝缘层形成工艺3.7 金属层形成工艺金属层形成工艺2022-3-22集成电路设计基础43.1 引言引言 *为何要介绍IC制造工艺? *集成电路设计人员虽然不需要直接参与集成电路的工艺流程工艺流程和掌握工艺的细节,但了解集成电路制造工艺的基本原理和过程集成电路制造工艺的基本原理和过程,对于集成电路设计大有裨益。 *本章简单介绍集成电路的基本加工工艺加工工艺。 *这些工艺可应用于各类半导体器件和集成各类半导体器件和集成电路的制造过程。电路的制造过程。2022-3-22集成电路设计基础5无生产线集成电路设计技术随着集成电路发展的过程,其发展的总趋势是革新工艺、提高集成度和速度革新
3、工艺、提高集成度和速度。设计工作由有生产线集成电路设计有生产线集成电路设计到无无生产线集成电路设计生产线集成电路设计的发展过程。无生产线无生产线(Fabless)集成电路设计公司。如美国有200多家、台湾有100多家这样的设计公司。2022-3-22集成电路设计基础6代客户加工(代工)方式芯片设计单位和工艺制造单位的分离芯片设计单位和工艺制造单位的分离,即芯片设计单位可以不拥有生产线而存在和发展,而芯片制造单位致力于工艺实现,即代客户加工(简称代工)方式代客户加工(简称代工)方式。代工方式已成为集成电路技术发展的一个重要特征重要特征。2022-3-22集成电路设计基础7无生产线设计与代工方式的
4、关系图(S图)2022-3-22集成电路设计基础8PDK文件首先,代工单位代工单位将经过前期开发确定的一套工工艺设计文件艺设计文件PDKPDK(Pocess Design Kits)通过因特网传送给设计单位。PDK文件包括:工艺电路模拟用的器件的器件的SPICESPICE参数参数,版图设计用的层次定义层次定义,设计规则设计规则,晶晶体管、电阻、电容等元件和通孔(体管、电阻、电容等元件和通孔(VIAVIA)、焊盘)、焊盘等基本结构的版图等基本结构的版图,与设计工具关联的设计规设计规则检查(则检查(DRCDRC)、参数提取()、参数提取(EXTEXT)和版图电路)和版图电路对照(对照(LVSLVS
5、)用的文件。)用的文件。2022-3-22集成电路设计基础9电路设计和电路仿真设计单位设计单位根据研究项目研究项目提出的技术指标技术指标,在自己掌握的电路与系统知识电路与系统知识的基础上,利用PDK提供的工艺数据工艺数据和CAD/EDACAD/EDA工具工具,进行电路设计、电路仿真(或称模拟)和优化、电路设计、电路仿真(或称模拟)和优化、版图设计、设计规则检查版图设计、设计规则检查DRCDRC、参数提取和、参数提取和版图电路图对照版图电路图对照LVSLVS,最终生成通常称之为GDS-GDS-格式的版图文件格式的版图文件。再通过因特网传送到代工单位。2022-3-22集成电路设计基础10掩模与流
6、片代工单位代工单位根据设计单位提供的GDS-GDS-格式格式的版版图数据图数据,首先制作掩模(制作掩模(MaskMask),将版图数据定义的图形固化到铬板等材料的一套掩模上。一张掩模一方面对应于版图设计中的一层的图形,另一方面对应于芯片制作中的一道或多道工艺。在一张张掩模的参与下,工艺工程师完成芯片芯片的流水式加工的流水式加工,将版图数据定义的图形最终有将版图数据定义的图形最终有序的固化到芯片上序的固化到芯片上。这一过程通常简称为“流流片片”2022-3-22集成电路设计基础11参数测试和性能评估设计单位设计单位对芯片进行参数测试参数测试和性能评性能评估。估。符合技术要求时,进入系统应用系统应
7、用。从而完成一次集成电路设计、制造和测完成一次集成电路设计、制造和测试与应用的全过程。试与应用的全过程。否则再进行改进和优化改进和优化,才能进入下一次循环直至成功直至成功。2022-3-22集成电路设计基础12代工工艺代工(代工(FoundryFoundry)厂家)厂家很多,如:l无锡上华(0.6/0.5 mCOS和4 mBiCMOS工艺)l上海先进半导体公司(1 mCOS工艺)l首钢NEC(1.2/0.18 mCOS工艺)l上海华虹NEC(0.35 mCOS工艺)l上海中芯国际(8英寸晶圆0.25/0.18 mCOS工艺)2022-3-22集成电路设计基础13在建、筹建半导体厂家宏力 8英寸
8、晶圆0.25/0.18 mCOS工艺华虹 NEC 8英寸晶圆0.25mCOS工艺台积电(TSMC) 在松江筹建 8英寸晶圆0.18 mCOS工艺联华(UMC) 在苏州筹建 8英寸晶圆0.18 mCOS工艺等等。2022-3-22集成电路设计基础14境外代工厂家一览表2022-3-22集成电路设计基础15芯片工程芯片工程与多项目晶圆计划多项目晶圆计划F&F(Fabless and Foundry)模式工业发达国家通过组织无生产线IC设计的芯片计划来促进集成电路设计的专业发展、人才培养、技术研究和中小企业产品开发,而取得成效。这种芯片工程芯片工程通常由大学或研究所作为龙头单位负责人员培训、技术指导
9、、版图汇总、组织芯片的工艺实现,性能测试和封装。大学教师、研究生、研究机构、中小企业作为工程受益群体,自愿参加,并付一定费用。2022-3-22集成电路设计基础16多项目晶圆MPW多项目晶圆多项目晶圆MPWMPW(multi-project wafer)技术服务是一种国际科研和大学计划的流行方式。MPW技术把几到几十种工艺上兼容的芯片拼装到一个宏芯片(宏芯片(Macro-ChipMacro-Chip)上然后以步进的方式排列到一到多个晶圆上,制版和硅片加工费用由几十种芯片分担,极大地降低芯片研制成本,在一个晶圆上可以通过变换版图数据交替布置多种宏芯片。2022-3-22集成电路设计基础17芯片工
10、程芯片工程与多项目晶圆计划多项目晶圆计划2022-3-22集成电路设计基础18代工单位与其他单位关系图2022-3-22集成电路设计基础19集成电路设计需要的知识范围集成电路设计:门槛很高门槛很高l系统知识系统知识:应用范围涉及面很广l电路知识电路知识:是核心知识(技术和经验)l工具知识工具知识:包括硬件描述语言和设计流程l工艺知识工艺知识:微电子技术和版图设计经验2022-3-22集成电路设计基础20集成电路工艺简介集成电路工艺简介以 下 对 集成电路制造工艺集成电路制造工艺进行介绍,包括:l外延生长、外延生长、l掩模制版、掩模制版、l光刻、光刻、l掺杂、掺杂、l绝缘层、金属层形成绝缘层、金
11、属层形成等等。2022-3-22集成电路设计基础213.2 外延生长工艺外延生长工艺 “外延外延” 指在单晶衬底上生长一层新单晶的指在单晶衬底上生长一层新单晶的技术技术。新生单晶层的晶向取决于衬底,由衬底向外延伸而成,故称“外延层外延层”。 外延生长之所以重要,在于外延层中的杂质浓度可以方便地通过控制反应气流中的杂质含量加以调节,而不依赖于衬底中的杂质种类与掺杂水平。 2022-3-22集成电路设计基础22外延生长外延生长 双极型集成电路元器件间的隔离问题隔离问题可通过外延与隔离扩散技术相结合外延与隔离扩散技术相结合而获得解决。外延技术还可用于解决高频功率器件的击穿电压与集电极串联电阻对击穿电
12、压与集电极串联电阻对集电极电阻率要求之间的矛盾集电极电阻率要求之间的矛盾;掺杂较少的外延层保证了较高的击穿电压击穿电压,高掺杂的衬底降低了集电极的串联电阻。2022-3-22集成电路设计基础23外延生长外延生长气相外延生长气相外延生长 这是一种在集成电路制造中最普遍采用的硅外延工艺硅外延工艺,该工艺利用加热来提供化学过程进行所需的能量。 2022-3-22集成电路设计基础24外延生长外延生长 如上图所示Si Si基片基片放在石英管中的石墨板上,SiCl4、H2及气态杂质原子通过反应管。在外延过程中,石墨板被石英管周围的射频线圈加热射频线圈加热到1500-2000度,在高温下发生了SiCl4+2
13、H2Si+4HCl的反应,释放出的Si原子在基片表面形成单晶硅,典型的生生长速度长速度为0.51m/min。2022-3-22集成电路设计基础25外延生长外延生长金属有机物气相外延生长金属有机物气相外延生长(MOVPE: Metalorganic Vapor Phase Epitaxy) 金属有机物气相外延生长金属有机物气相外延生长(MOVPEMOVPE)开始于20世纪60年代后期,该工艺一般使用III族元素有机化合物和V族元素氢化物。由于VPE中使用的物质只有在高温下才能挥发成气体,故VPE是一种热壁工艺,它必须在炉子里加热,在石英反应管中进行。而MOVPE与VPE不同之处在于它是一种冷壁工
14、艺,只要将衬底控制在一定温度就可以了。 2022-3-22集成电路设计基础26外延生长外延生长分子束外延生长分子束外延生长(MBE:Molecular Beam Epitaxy) 这种方法有生长半导体器件级质量的膜半导体器件级质量的膜的能力,生长厚度有原子级精度生长厚度有原子级精度。MBE系统的基本要求是超高真空,基本工艺流程包含产生轰击衬底上生长区的III、V族元素的分子束等。MBE几乎可以在GaAs基片上生长无限多的外延层,经过MBEMBE法法,衬底在垂直方向上的结构变化具有特殊的物理性质。 2022-3-22集成电路设计基础273.3 掩模制版工艺掩模制版工艺 在外延的晶圆晶圆上,工艺工
15、程师可以开始集成电路制造的一系列工序。电路设计工程师为集成电路的制造设计出了一电路设计工程师为集成电路的制造设计出了一系列物理定义的抽象表达系列物理定义的抽象表达 版图。版图。在计算机及辅助设计软件中设计的集成电路版图要送到工艺线上生产时,必须要经过一个重重要的要的中间环节中间环节:制版制版。 制版就是要产生一套分层的版图掩模制版就是要产生一套分层的版图掩模,为将来进行图形转移,即将设计的版图转移到晶圆上去做准备。 2022-3-22集成电路设计基础28掩模的制版工艺掩模的制版工艺 (1)早期掩模制作方法早期掩模制作方法: 先把版图分层画在纸上,每一层掩模一种图案。版图画得很大,可以达到505
16、02或1001002,将其贴在墙上,用照相机拍照。然后缩小1020倍,变成552.52.52或1010552的精细底片。这一过程称为初缩初缩。 接下去, 将初缩版装入步进重复照相机,进一步缩小到222或3.53.52,一步一幅印到铬铬(Cr)(Cr)板板上,如下图所示,形成一个阵列。2022-3-22集成电路设计基础29 铬铬(Cr)(Cr)板阵列版图板阵列版图 IC掩膜2022-3-22集成电路设计基础30掩模的制版工艺掩模的制版工艺 (2)掩模掩模是用石英玻璃做成的均匀平坦的薄片,表面上涂一层600800厚的铬,使其表面光洁度更高,这称之为铬版铬版(Cr mask)(Cr mask),如前
17、图所示。 在接触式曝光方法接触式曝光方法中,掩模和晶圆尺寸相同,对应于38英寸晶圆,需要38英寸掩模。不过晶圆是圆的,掩模是方的。2022-3-22集成电路设计基础31掩模的制版工艺掩模的制版工艺 (3) 接触曝光制作接触曝光制作的掩模图案失真掩模图案失真较大,原因有: a、图画在纸上,因为热胀冷缩、受潮起皱、铺不平等引起失真; b、初缩时,照相机有失真; c、步进重复照相时,同样有失真; d、从掩模到晶圆上成像,还有失真。 2022-3-22集成电路设计基础32掩模的制版工艺掩模的制版工艺图案发生器图案发生器PG(Pattern Generator)方法方法 在PGPG法法中,规定版图的基本
18、图形为矩形。任何版图都将分解成一系列各种大小、不同位置和方向的矩形条的组合,如下图所示。每个矩形条用5 5个参数个参数进行描述:(X,Y,A,W,H) XYWHAxy2022-3-22集成电路设计基础33掩模的制版工艺掩模的制版工艺 人们将这些数据按一定格式录在磁带上,用来控制如图所示的一套制版装置而制得初缩版初缩版。而后再将制出的初缩版装入步进重复照相机制步进重复照相机制作掩模掩模。灯室快门氙灯光导管槽,可控W, H矩形孔径物镜初缩版马达XY工作台激光干涉仪精密量具2022-3-22集成电路设计基础34掩模的制版工艺掩模的制版工艺X X射线制版射线制版 由于X X射线射线(X-ray)(X-
19、ray)具有比可见光短得多的波长,可用来制作更高分辩率的掩模版高分辩率的掩模版。X射线掩模版的衬底材料与光学版不同,要求对X射线透明,而不一定对可见光或紫外线透明,它们常为硅或硅的碳化物,而金的沉淀薄层可使得掩模版对X射线不透明。虽然X射线可提高分辩率,但问题是要想控制好掩模版上每一小块但问题是要想控制好掩模版上每一小块区域的扭曲度是很困难的区域的扭曲度是很困难的。2022-3-22集成电路设计基础35掩模的制版工艺掩模的制版工艺电子束扫描法电子束扫描法( (E-Beam Scanning) 现在,装备先进的掩模公司、实验室、半导体制造厂都采用电子束来制作掩模电子束来制作掩模。 这种技术采用电
20、子束对抗蚀剂进行曝光,这是由于高速电子的波长很短、分辨率很高分辨率很高。高级的电子束制版设备的分辨率可达50nm,这意味着电子束的步进距离为50 nm,轰击点的大小也为50 nm。 2022-3-22集成电路设计基础363.4 光刻工艺光刻工艺 光刻光刻 是集成电路加工过程中的是集成电路加工过程中的重要工序重要工序。 作用是作用是把掩模版上的图形转换成晶圆上把掩模版上的图形转换成晶圆上的器件结构的器件结构。 光刻对集成电路图形结构的形成,如各层光刻对集成电路图形结构的形成,如各层薄膜的图形及掺杂区域等,均薄膜的图形及掺杂区域等,均起着决定性的作起着决定性的作用用。2022-3-22集成电路设计
展开阅读全文