书签 分享 收藏 举报 版权申诉 / 83
上传文档赚钱

类型集成电路设计基础(精)课件.ppt

  • 上传人(卖家):三亚风情
  • 文档编号:2222327
  • 上传时间:2022-03-22
  • 格式:PPT
  • 页数:83
  • 大小:1.38MB
  • 【下载声明】
    1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
    2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
    3. 本页资料《集成电路设计基础(精)课件.ppt》由用户(三亚风情)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
    4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
    5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
    配套讲稿:

    如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。

    特殊限制:

    部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。

    关 键  词:
    集成电路设计 基础 课件
    资源描述:

    1、集成电路设计基础集成电路设计基础山东大学山东大学 信息学院信息学院刘志军刘志军2022-3-22集成电路设计基础2上次:第上次:第2章章 集成电路材料、结构与理论集成电路材料、结构与理论 2.1 引言 2.2 集成电路材料 2.3 半导体基础知识 2.4 PN结与结型二极管 2.5 双极型晶体管 2.6 金属半导体场效应晶体管MESFET 2.7 MOS晶体管的基本结构与工作原理2022-3-22集成电路设计基础3第第3章章 集成电路工艺简介集成电路工艺简介3.1 引言引言 3.2 外延生长工艺外延生长工艺3.3 掩模的制版工艺掩模的制版工艺 3.4 光刻工艺光刻工艺3.5 掺杂工艺掺杂工艺3

    2、.6 绝缘层形成工艺绝缘层形成工艺3.7 金属层形成工艺金属层形成工艺2022-3-22集成电路设计基础43.1 引言引言 *为何要介绍IC制造工艺? *集成电路设计人员虽然不需要直接参与集成电路的工艺流程工艺流程和掌握工艺的细节,但了解集成电路制造工艺的基本原理和过程集成电路制造工艺的基本原理和过程,对于集成电路设计大有裨益。 *本章简单介绍集成电路的基本加工工艺加工工艺。 *这些工艺可应用于各类半导体器件和集成各类半导体器件和集成电路的制造过程。电路的制造过程。2022-3-22集成电路设计基础5无生产线集成电路设计技术随着集成电路发展的过程,其发展的总趋势是革新工艺、提高集成度和速度革新

    3、工艺、提高集成度和速度。设计工作由有生产线集成电路设计有生产线集成电路设计到无无生产线集成电路设计生产线集成电路设计的发展过程。无生产线无生产线(Fabless)集成电路设计公司。如美国有200多家、台湾有100多家这样的设计公司。2022-3-22集成电路设计基础6代客户加工(代工)方式芯片设计单位和工艺制造单位的分离芯片设计单位和工艺制造单位的分离,即芯片设计单位可以不拥有生产线而存在和发展,而芯片制造单位致力于工艺实现,即代客户加工(简称代工)方式代客户加工(简称代工)方式。代工方式已成为集成电路技术发展的一个重要特征重要特征。2022-3-22集成电路设计基础7无生产线设计与代工方式的

    4、关系图(S图)2022-3-22集成电路设计基础8PDK文件首先,代工单位代工单位将经过前期开发确定的一套工工艺设计文件艺设计文件PDKPDK(Pocess Design Kits)通过因特网传送给设计单位。PDK文件包括:工艺电路模拟用的器件的器件的SPICESPICE参数参数,版图设计用的层次定义层次定义,设计规则设计规则,晶晶体管、电阻、电容等元件和通孔(体管、电阻、电容等元件和通孔(VIAVIA)、焊盘)、焊盘等基本结构的版图等基本结构的版图,与设计工具关联的设计规设计规则检查(则检查(DRCDRC)、参数提取()、参数提取(EXTEXT)和版图电路)和版图电路对照(对照(LVSLVS

    5、)用的文件。)用的文件。2022-3-22集成电路设计基础9电路设计和电路仿真设计单位设计单位根据研究项目研究项目提出的技术指标技术指标,在自己掌握的电路与系统知识电路与系统知识的基础上,利用PDK提供的工艺数据工艺数据和CAD/EDACAD/EDA工具工具,进行电路设计、电路仿真(或称模拟)和优化、电路设计、电路仿真(或称模拟)和优化、版图设计、设计规则检查版图设计、设计规则检查DRCDRC、参数提取和、参数提取和版图电路图对照版图电路图对照LVSLVS,最终生成通常称之为GDS-GDS-格式的版图文件格式的版图文件。再通过因特网传送到代工单位。2022-3-22集成电路设计基础10掩模与流

    6、片代工单位代工单位根据设计单位提供的GDS-GDS-格式格式的版版图数据图数据,首先制作掩模(制作掩模(MaskMask),将版图数据定义的图形固化到铬板等材料的一套掩模上。一张掩模一方面对应于版图设计中的一层的图形,另一方面对应于芯片制作中的一道或多道工艺。在一张张掩模的参与下,工艺工程师完成芯片芯片的流水式加工的流水式加工,将版图数据定义的图形最终有将版图数据定义的图形最终有序的固化到芯片上序的固化到芯片上。这一过程通常简称为“流流片片”2022-3-22集成电路设计基础11参数测试和性能评估设计单位设计单位对芯片进行参数测试参数测试和性能评性能评估。估。符合技术要求时,进入系统应用系统应

    7、用。从而完成一次集成电路设计、制造和测完成一次集成电路设计、制造和测试与应用的全过程。试与应用的全过程。否则再进行改进和优化改进和优化,才能进入下一次循环直至成功直至成功。2022-3-22集成电路设计基础12代工工艺代工(代工(FoundryFoundry)厂家)厂家很多,如:l无锡上华(0.6/0.5 mCOS和4 mBiCMOS工艺)l上海先进半导体公司(1 mCOS工艺)l首钢NEC(1.2/0.18 mCOS工艺)l上海华虹NEC(0.35 mCOS工艺)l上海中芯国际(8英寸晶圆0.25/0.18 mCOS工艺)2022-3-22集成电路设计基础13在建、筹建半导体厂家宏力 8英寸

    8、晶圆0.25/0.18 mCOS工艺华虹 NEC 8英寸晶圆0.25mCOS工艺台积电(TSMC) 在松江筹建 8英寸晶圆0.18 mCOS工艺联华(UMC) 在苏州筹建 8英寸晶圆0.18 mCOS工艺等等。2022-3-22集成电路设计基础14境外代工厂家一览表2022-3-22集成电路设计基础15芯片工程芯片工程与多项目晶圆计划多项目晶圆计划F&F(Fabless and Foundry)模式工业发达国家通过组织无生产线IC设计的芯片计划来促进集成电路设计的专业发展、人才培养、技术研究和中小企业产品开发,而取得成效。这种芯片工程芯片工程通常由大学或研究所作为龙头单位负责人员培训、技术指导

    9、、版图汇总、组织芯片的工艺实现,性能测试和封装。大学教师、研究生、研究机构、中小企业作为工程受益群体,自愿参加,并付一定费用。2022-3-22集成电路设计基础16多项目晶圆MPW多项目晶圆多项目晶圆MPWMPW(multi-project wafer)技术服务是一种国际科研和大学计划的流行方式。MPW技术把几到几十种工艺上兼容的芯片拼装到一个宏芯片(宏芯片(Macro-ChipMacro-Chip)上然后以步进的方式排列到一到多个晶圆上,制版和硅片加工费用由几十种芯片分担,极大地降低芯片研制成本,在一个晶圆上可以通过变换版图数据交替布置多种宏芯片。2022-3-22集成电路设计基础17芯片工

    10、程芯片工程与多项目晶圆计划多项目晶圆计划2022-3-22集成电路设计基础18代工单位与其他单位关系图2022-3-22集成电路设计基础19集成电路设计需要的知识范围集成电路设计:门槛很高门槛很高l系统知识系统知识:应用范围涉及面很广l电路知识电路知识:是核心知识(技术和经验)l工具知识工具知识:包括硬件描述语言和设计流程l工艺知识工艺知识:微电子技术和版图设计经验2022-3-22集成电路设计基础20集成电路工艺简介集成电路工艺简介以 下 对 集成电路制造工艺集成电路制造工艺进行介绍,包括:l外延生长、外延生长、l掩模制版、掩模制版、l光刻、光刻、l掺杂、掺杂、l绝缘层、金属层形成绝缘层、金

    11、属层形成等等。2022-3-22集成电路设计基础213.2 外延生长工艺外延生长工艺 “外延外延” 指在单晶衬底上生长一层新单晶的指在单晶衬底上生长一层新单晶的技术技术。新生单晶层的晶向取决于衬底,由衬底向外延伸而成,故称“外延层外延层”。 外延生长之所以重要,在于外延层中的杂质浓度可以方便地通过控制反应气流中的杂质含量加以调节,而不依赖于衬底中的杂质种类与掺杂水平。 2022-3-22集成电路设计基础22外延生长外延生长 双极型集成电路元器件间的隔离问题隔离问题可通过外延与隔离扩散技术相结合外延与隔离扩散技术相结合而获得解决。外延技术还可用于解决高频功率器件的击穿电压与集电极串联电阻对击穿电

    12、压与集电极串联电阻对集电极电阻率要求之间的矛盾集电极电阻率要求之间的矛盾;掺杂较少的外延层保证了较高的击穿电压击穿电压,高掺杂的衬底降低了集电极的串联电阻。2022-3-22集成电路设计基础23外延生长外延生长气相外延生长气相外延生长 这是一种在集成电路制造中最普遍采用的硅外延工艺硅外延工艺,该工艺利用加热来提供化学过程进行所需的能量。 2022-3-22集成电路设计基础24外延生长外延生长 如上图所示Si Si基片基片放在石英管中的石墨板上,SiCl4、H2及气态杂质原子通过反应管。在外延过程中,石墨板被石英管周围的射频线圈加热射频线圈加热到1500-2000度,在高温下发生了SiCl4+2

    13、H2Si+4HCl的反应,释放出的Si原子在基片表面形成单晶硅,典型的生生长速度长速度为0.51m/min。2022-3-22集成电路设计基础25外延生长外延生长金属有机物气相外延生长金属有机物气相外延生长(MOVPE: Metalorganic Vapor Phase Epitaxy) 金属有机物气相外延生长金属有机物气相外延生长(MOVPEMOVPE)开始于20世纪60年代后期,该工艺一般使用III族元素有机化合物和V族元素氢化物。由于VPE中使用的物质只有在高温下才能挥发成气体,故VPE是一种热壁工艺,它必须在炉子里加热,在石英反应管中进行。而MOVPE与VPE不同之处在于它是一种冷壁工

    14、艺,只要将衬底控制在一定温度就可以了。 2022-3-22集成电路设计基础26外延生长外延生长分子束外延生长分子束外延生长(MBE:Molecular Beam Epitaxy) 这种方法有生长半导体器件级质量的膜半导体器件级质量的膜的能力,生长厚度有原子级精度生长厚度有原子级精度。MBE系统的基本要求是超高真空,基本工艺流程包含产生轰击衬底上生长区的III、V族元素的分子束等。MBE几乎可以在GaAs基片上生长无限多的外延层,经过MBEMBE法法,衬底在垂直方向上的结构变化具有特殊的物理性质。 2022-3-22集成电路设计基础273.3 掩模制版工艺掩模制版工艺 在外延的晶圆晶圆上,工艺工

    15、程师可以开始集成电路制造的一系列工序。电路设计工程师为集成电路的制造设计出了一电路设计工程师为集成电路的制造设计出了一系列物理定义的抽象表达系列物理定义的抽象表达 版图。版图。在计算机及辅助设计软件中设计的集成电路版图要送到工艺线上生产时,必须要经过一个重重要的要的中间环节中间环节:制版制版。 制版就是要产生一套分层的版图掩模制版就是要产生一套分层的版图掩模,为将来进行图形转移,即将设计的版图转移到晶圆上去做准备。 2022-3-22集成电路设计基础28掩模的制版工艺掩模的制版工艺 (1)早期掩模制作方法早期掩模制作方法: 先把版图分层画在纸上,每一层掩模一种图案。版图画得很大,可以达到505

    16、02或1001002,将其贴在墙上,用照相机拍照。然后缩小1020倍,变成552.52.52或1010552的精细底片。这一过程称为初缩初缩。 接下去, 将初缩版装入步进重复照相机,进一步缩小到222或3.53.52,一步一幅印到铬铬(Cr)(Cr)板板上,如下图所示,形成一个阵列。2022-3-22集成电路设计基础29 铬铬(Cr)(Cr)板阵列版图板阵列版图 IC掩膜2022-3-22集成电路设计基础30掩模的制版工艺掩模的制版工艺 (2)掩模掩模是用石英玻璃做成的均匀平坦的薄片,表面上涂一层600800厚的铬,使其表面光洁度更高,这称之为铬版铬版(Cr mask)(Cr mask),如前

    17、图所示。 在接触式曝光方法接触式曝光方法中,掩模和晶圆尺寸相同,对应于38英寸晶圆,需要38英寸掩模。不过晶圆是圆的,掩模是方的。2022-3-22集成电路设计基础31掩模的制版工艺掩模的制版工艺 (3) 接触曝光制作接触曝光制作的掩模图案失真掩模图案失真较大,原因有: a、图画在纸上,因为热胀冷缩、受潮起皱、铺不平等引起失真; b、初缩时,照相机有失真; c、步进重复照相时,同样有失真; d、从掩模到晶圆上成像,还有失真。 2022-3-22集成电路设计基础32掩模的制版工艺掩模的制版工艺图案发生器图案发生器PG(Pattern Generator)方法方法 在PGPG法法中,规定版图的基本

    18、图形为矩形。任何版图都将分解成一系列各种大小、不同位置和方向的矩形条的组合,如下图所示。每个矩形条用5 5个参数个参数进行描述:(X,Y,A,W,H) XYWHAxy2022-3-22集成电路设计基础33掩模的制版工艺掩模的制版工艺 人们将这些数据按一定格式录在磁带上,用来控制如图所示的一套制版装置而制得初缩版初缩版。而后再将制出的初缩版装入步进重复照相机制步进重复照相机制作掩模掩模。灯室快门氙灯光导管槽,可控W, H矩形孔径物镜初缩版马达XY工作台激光干涉仪精密量具2022-3-22集成电路设计基础34掩模的制版工艺掩模的制版工艺X X射线制版射线制版 由于X X射线射线(X-ray)(X-

    19、ray)具有比可见光短得多的波长,可用来制作更高分辩率的掩模版高分辩率的掩模版。X射线掩模版的衬底材料与光学版不同,要求对X射线透明,而不一定对可见光或紫外线透明,它们常为硅或硅的碳化物,而金的沉淀薄层可使得掩模版对X射线不透明。虽然X射线可提高分辩率,但问题是要想控制好掩模版上每一小块但问题是要想控制好掩模版上每一小块区域的扭曲度是很困难的区域的扭曲度是很困难的。2022-3-22集成电路设计基础35掩模的制版工艺掩模的制版工艺电子束扫描法电子束扫描法( (E-Beam Scanning) 现在,装备先进的掩模公司、实验室、半导体制造厂都采用电子束来制作掩模电子束来制作掩模。 这种技术采用电

    20、子束对抗蚀剂进行曝光,这是由于高速电子的波长很短、分辨率很高分辨率很高。高级的电子束制版设备的分辨率可达50nm,这意味着电子束的步进距离为50 nm,轰击点的大小也为50 nm。 2022-3-22集成电路设计基础363.4 光刻工艺光刻工艺 光刻光刻 是集成电路加工过程中的是集成电路加工过程中的重要工序重要工序。 作用是作用是把掩模版上的图形转换成晶圆上把掩模版上的图形转换成晶圆上的器件结构的器件结构。 光刻对集成电路图形结构的形成,如各层光刻对集成电路图形结构的形成,如各层薄膜的图形及掺杂区域等,均薄膜的图形及掺杂区域等,均起着决定性的作起着决定性的作用用。2022-3-22集成电路设计

    21、基础37特征尺寸特征尺寸 通常可用用光刻次数光刻次数及所需掩模的个数掩模的个数来表示某生产工艺的难易程度。 集成电路的特征尺寸特征尺寸是否能够进一步减小,也与光刻技术光刻技术的近一步发展有密切的关系。 通常人们用特征尺寸来评价一个集成电通常人们用特征尺寸来评价一个集成电路生产线的技术水平路生产线的技术水平。 2022-3-22集成电路设计基础38光刻的要求光刻的要求对光刻的基本要求:对光刻的基本要求: (1)高分辨率 (2)高灵敏度 (3)精密的套刻对准 (4)大尺寸硅片上的加工 (5)低缺陷 2022-3-22集成电路设计基础39光刻步骤光刻步骤光刻步骤光刻步骤 简介 (1)涂光刻胶 (2)

    22、曝光 (3)显影与后烘 (4)刻蚀 2022-3-22集成电路设计基础40(1)涂光刻胶 首先使用旋涂技术旋涂技术对晶圆涂光刻涂光刻胶胶。光刻胶一般有两种:两种: -正性正性(PositivePositive)光刻胶 -负性(负性(NegativeNegative)光刻胶2022-3-22集成电路设计基础41 正性和负性光刻胶正性和负性光刻胶 正性光刻胶正性光刻胶受光或紫外线照射后感光的部感光的部分发生光分解反应,可溶于显影液分发生光分解反应,可溶于显影液,未感光的部分显影后仍然留在晶圆的表面,它一般适合做长条形状; 负性光刻胶负性光刻胶的未感光部分溶于显影液中,而感光部分显影后仍然留在基片表

    23、面,它一般适合做窗口结构,如接触孔、焊盘等。光刻胶对光刻胶对大部分可见光敏感,对黄光不敏感。大部分可见光敏感,对黄光不敏感。因此光刻通常在黄光室黄光室(Yellow Room)内进行。2022-3-22集成电路设计基础42(2)曝光曝光 将光刻掩模覆盖在涂有光刻胶的将光刻掩模覆盖在涂有光刻胶的硅片上,光刻掩模相当于照相底片硅片上,光刻掩模相当于照相底片,一定波长的光线通过这个“底片底片”,使光使光刻胶获得与掩模图形同样的感光图形刻胶获得与掩模图形同样的感光图形。2022-3-22集成电路设计基础43(3)显影与后烘显影与后烘 在曝光之后进行显影、定影、显影、定影、坚膜坚膜等步骤,在光刻胶膜上有

    24、的区域被溶解掉,有的区域保留下来,形成了版图图形版图图形。2022-3-22集成电路设计基础44(4)刻蚀刻蚀 为获得器件的结构必须把光刻胶的把光刻胶的图形转移到光刻胶下面的各层材料上面图形转移到光刻胶下面的各层材料上面去去。 刻蚀的主要内容就是把经曝光、显刻蚀的主要内容就是把经曝光、显影后光刻胶微图形中下层材料的裸露部影后光刻胶微图形中下层材料的裸露部分去掉,分去掉,即在下层材料上重现与光刻胶相同的图形。 2022-3-22集成电路设计基础45光刻工艺图示光刻工艺图示 涂光刻胶 曝光 显影与后烘 腐蚀 腐蚀 2022-3-22集成电路设计基础46光刻光刻超大规模集成电路对图形转移图形转移有如

    25、下的要求 :(1)图形转移的保真度要高图形转移的保真度要高 ;(2)选择比选择比 :(3)均匀性均匀性 ;(4)刻蚀的清洁刻蚀的清洁 。2022-3-22集成电路设计基础47光刻光刻刻蚀方法刻蚀方法分为:l干法刻蚀干法刻蚀 l湿法刻蚀湿法刻蚀。 2022-3-22集成电路设计基础48(1 1)干法刻)干法刻蚀蚀 干法刻蚀是以等离子体进行薄膜刻蚀干法刻蚀是以等离子体进行薄膜刻蚀的技术。的技术。 一般是借助等离子体中产生的粒子轰击刻蚀区,是各向异性各向异性的刻蚀技术,即在被刻蚀的区域内,各个方向上的刻蚀速度不同。通常通常Si Si3 3NN4 4、多晶硅、金属以及合金材、多晶硅、金属以及合金材料采

    26、用干法刻蚀技术。料采用干法刻蚀技术。2022-3-22集成电路设计基础49(2 2)湿法刻蚀)湿法刻蚀 湿法刻蚀是将被刻蚀材料浸泡在腐湿法刻蚀是将被刻蚀材料浸泡在腐蚀液内进行腐蚀的技术蚀液内进行腐蚀的技术, 这是各向同性各向同性的刻蚀方法,利用化学反应过程去除待刻蚀区域的薄膜材料。通常通常SiOSiO2 2采用湿法刻蚀技术,有时金属采用湿法刻蚀技术,有时金属铝也采用湿法刻蚀技术。铝也采用湿法刻蚀技术。2022-3-22集成电路设计基础503.5 掺杂工艺掺杂工艺 掺杂的目的是制作掺杂的目的是制作NN型或型或P P型半导体型半导体区域区域,以构成各种器件结构以构成各种器件结构。 掺杂工艺掺杂工艺

    27、的基本思想就是通过某种技术措施,将一定浓度的三价元素三价元素(如硼、锑)或五价元素五价元素(如磷、砷等)掺入半导体衬底。通过掺杂,原材料的部分原子被杂质原子杂质原子代替。2022-3-22集成电路设计基础51提高杂质浓度或使原衬底改型提高杂质浓度或使原衬底改型 若在N型衬底上掺杂磷或在P型衬底上掺杂硼,均可提高原衬底表面杂质的提高原衬底表面杂质的浓度;浓度; 若在N型衬底上掺杂硼或在P型衬底上掺杂磷,可以降低原衬低表面杂质的浓度,或将原衬底改型原衬底改型。 2022-3-22集成电路设计基础52掺杂工艺掺杂工艺 掺杂工艺方法掺杂工艺方法分为: -热扩散法热扩散法 掺杂掺杂 -离子注入法离子注入

    28、法 掺杂掺杂。2022-3-22集成电路设计基础53(1)热扩散法掺杂热扩散法掺杂 热扩散是最早使用也是最简单的掺杂工艺,主要用于Si Si工艺工艺。 利用原子在高温下的扩散运动扩散运动,使杂质原子从浓度很高的杂质源向硅中扩散并形成一定的分布。2022-3-22集成电路设计基础54 热扩散步骤热扩散步骤 热扩散通常分两个步骤分两个步骤进行: -预淀积预淀积(predeposition) 也称 预扩散预扩散 -推进推进(drive in) 也称 主扩散主扩散2022-3-22集成电路设计基础55 预淀积(预淀积(预扩散)预扩散) 预淀积预淀积是在高温下利用诸如硼、磷等杂质源对硅片上的掺杂窗口进行

    29、扩散,在窗口处形成一层较薄但具有形成一层较薄但具有较高浓度的杂质层较高浓度的杂质层。 这是一种恒定表面源恒定表面源的扩散过程。2022-3-22集成电路设计基础56 推进(推进(主扩散主扩散) 推进推进是利用预淀积所形成的表面杂质层做杂质源,在高温下将这层杂质向硅体内扩散的过程。通常推进的推进的时间较长,时间较长,推进是限定表面源扩散过程。 2022-3-22集成电路设计基础57(2 2)离子注入法掺杂)离子注入法掺杂 离子注入掺杂离子注入掺杂也分为 两个步骤两个步骤: -离子注入离子注入 -退火再分布退火再分布。2022-3-22集成电路设计基础58离子注入离子注入 在离子注入离子注入中,电

    30、离的杂质离子经电离的杂质离子经静电场加速打到晶圆表面。在掺杂窗口静电场加速打到晶圆表面。在掺杂窗口处,杂质离子被注入裸露的半导体本体处,杂质离子被注入裸露的半导体本体,在其它部位杂质离子则被半导体上面的保护层屏蔽。通过测量离子电流可严格控制剂量。 通过控制静电场可以控制杂质离子的通过控制静电场可以控制杂质离子的穿透深度穿透深度。2022-3-22集成电路设计基础59退火处理退火处理 通常,离子注入的深度较浅且浓度较大,必须使它们重新分布。同时由于高能粒子的撞击,导致硅结构的晶格发生损伤。 为恢复晶格损伤,在离子注入后要在离子注入后要进行退火处理。进行退火处理。在退火的同时,掺入的杂质同时向半导

    31、体体内进行再分布再分布。 2022-3-22集成电路设计基础60离子注入技术优点离子注入技术优点离子注入技术离子注入技术主要有以下几方面的优点优点: (1)注入的离子是通过质量分析器选取出来的,被选取的离子纯度高,能量单一,从而保证了掺杂纯度不受杂保证了掺杂纯度不受杂质源纯度的影响质源纯度的影响。 (2)注入剂量在1011一1017离子cm2的较宽范围内,同一平面内的杂质均匀度可保证在杂质均匀度可保证在1 1的精度的精度。 (3)离子注入时,衬底一般是保持在室温或低于400。因此,像二氧化硅、氮化硅、铝和光刻胶等都可以用来作为选择掺杂的掩蔽膜。对器件制造中的自对准掩蔽对器件制造中的自对准掩蔽技

    32、术给予更大的灵活性技术给予更大的灵活性,这是热扩散方法根本做不到的。 2022-3-22集成电路设计基础61离子注入技术优点离子注入技术优点(4)离子注入深度离子注入深度是随离子能量的增加而增加。 (5)离子注入是一个非平衡过程,不受杂质在衬底材料中溶解度的限制,原则上对各种元素均可掺杂,这就使掺杂工艺灵活多样,适应性强使掺杂工艺灵活多样,适应性强。根据需要可从几十种元素中挑选合适的N型或P型杂质进行掺杂。 (6)离子注入时的衬底温度较低,这样就可以避避免高温扩散所引起的热缺陷免高温扩散所引起的热缺陷。,同时横向效应比热扩散小得多。(7)容易实现化合物半导体的掺杂容易实现化合物半导体的掺杂。2

    33、022-3-22集成电路设计基础623.6 绝缘层形成工艺绝缘层形成工艺 绝缘层形成工艺绝缘层形成工艺 包括: - - 干法氧化干法氧化 - 湿法氧化湿法氧化2022-3-22集成电路设计基础63干法氧化干法氧化 利用热氧化制作SiO2时,硅片置于通有氧气的高温环境内,通过到达硅表面的氧原子与硅的作用,发生Si(固体)+O2SiO2(固体)反应,形成SiO2。2022-3-22集成电路设计基础64干法氧化干法氧化 干法氧化生成的SiO2,具有结构致密、干具有结构致密、干燥、均匀性和重复性好,掩蔽能力强,与光刻燥、均匀性和重复性好,掩蔽能力强,与光刻胶粘附好等优点胶粘附好等优点,是一种很理想的钝

    34、化膜。 目前制备高质量的SiO2薄膜基本上都采用这种方法,例如MOS晶体管的栅氧化层。干法干法氧化的生长速率慢氧化的生长速率慢,所以经常同湿法氧化相结经常同湿法氧化相结合来生长合来生长SiOSiO2 2。 2022-3-22集成电路设计基础65湿法氧化湿法氧化 湿法氧化湿法氧化指的是在高温下,硅与高纯水产生的蒸汽发生如下反应:Si(固体)+2H2OSiO2(固体)+2H2,生成SiO2。 在表面已有了SiO2后,由于这层已生成的SiO2对氧的阻碍作用,氧化的速度是逐渐氧化的速度是逐渐降低的降低的。由于Si和SiO2晶格尺寸的差异,每生长1m的SiO2,约需消耗0.44m的Si。2022-3-2

    35、2集成电路设计基础66 硅氧化示意图硅氧化示意图2022-3-22集成电路设计基础67绝缘层隔离工艺绝缘层隔离工艺 对MOS电路来说,场氧化物区的阈值电压必须足够高以隔离隔离每个器件,现在已经提出了许多隔离方法。这里举两两种种最常用的适于超大规模集成电路的结构: -局部氧化隔离法隔离局部氧化隔离法隔离(LOCOS)(LOCOS) - -浅沟槽隔离浅沟槽隔离(STI)(STI)。 2022-3-22集成电路设计基础68(1 1)局部氧化隔离)局部氧化隔离法法 局部氧化隔离法局部氧化隔离法在集成电路技术中当然是最占统治地位的隔离工艺隔离工艺。它利用了氧在Si3N4中扩散非常缓慢的性质。当硅表面有一

    36、层氮化硅时,无法生成氧化物。此外,氮本身氧化过程也非常缓慢。这样在整个氧化步骤中,氮化硅将氮化硅将作为氧化物阻挡层保持不变作为氧化物阻挡层保持不变。2022-3-22集成电路设计基础69局部氧化隔离工艺步骤局部氧化隔离工艺步骤 2022-3-22集成电路设计基础70(2 2)浅沟槽隔离)浅沟槽隔离(STI) 在浅沟槽隔离法浅沟槽隔离法中,用干刻方法在硅衬底上各向异性地刻出一个深度约为03微米至08微米的沟槽。在刻蚀沟槽时,活动区用光刻胶保护起来不受影响。接下来用CVD法在硅圆晶片表面沉积层二氧化硅,再用回蚀法仅保留下沟槽中的二氧化硅,而把其它区域的二氧化硅全刻掉,使回蚀后的表面与原来的硅表面在

    37、同一平面上, 如下图。2022-3-22集成电路设计基础713.7 金属层形成工艺金属层形成工艺 金属层有三个功能金属层有三个功能: (1)形成器件本身的接触线; (2)形成器件间的互连线; (3)形成焊盘。2022-3-22集成电路设计基础72半导体与金属线间的接触分为两类半导体与金属线间的接触分为两类 半导体与金属线间的接触分为半导体与金属线间的接触分为两类两类:欧姆欧姆接触和肖特基接触。接触和肖特基接触。 在理想的欧姆接触中,电流随外加电压线性变化。为了将尽可能多的电流从器件传输给电路中的各种电容充电,接触电阻占器件电阻的比例也必须小。 与此相反,肖特基接触应接近理想的二极肖特基接触应接

    38、近理想的二极管管,正偏时它们的电阻应很低,而反偏时,电阻则为无穷大。 2022-3-22集成电路设计基础73理想与现实的差异尽管半导体技术中经常使用这些关于金属与半导体之间接触的描述,但实但实际工艺制造出的接触,既不会是完全际工艺制造出的接触,既不会是完全的的欧姆接触,也不会是完全的整流的的欧姆接触,也不会是完全的整流接触接触。2022-3-22集成电路设计基础74金属层形成金属层形成 为了能够在有限的圆晶片表面上有足够的金属有足够的金属内连线内连线,以配合日趋精密且复杂的集成电路的发展需求,在晶片上制作两层以上的金属层,在晶片上制作两层以上的金属层,早已成为半导体工艺发展的一种趋势早已成为半

    39、导体工艺发展的一种趋势( (尤其是尤其是在在VLSIVLSI逻辑产品上更显得重要逻辑产品上更显得重要) )。为了使两层金属线之间有良好的隔离效果,在制作第二层金属层之前,必须先把用来隔离这两层导线的介用来隔离这两层导线的介电层电层做好才行。但是,因为这层以CVDCVD法法所沉积的介电层会受到第一层金属层的轮廓的影响,因此必须加以平坦化,以利于第二层金属的光刻。平坦化以后,就可以沉积第二层金属了。2022-3-22集成电路设计基础75金属层形成金属层形成金属层的形成主要采用物理汽相沉积物理汽相沉积(Pysical Vapor Deposition,简称简称PVDPVD)技术。在半导体工艺发展过程

    40、中,主要的主要的PVDPVD技技术有两种:术有两种:l蒸镀法蒸镀法l溅镀法溅镀法2022-3-22集成电路设计基础76蒸镀法和溅镀法蒸镀法和溅镀法前者前者是通过把被蒸镀物体加热,利用被蒸镀物在高温(接近其熔点)时的饱和蒸汽压,来进行薄膜沉积薄膜沉积的;而后者后者是利用等离子体中的离子,对被溅镀物体电极(也就是离子的靶)进行轰击,使汽相等离子体内具有被溅镀物的粒子(如原子),这些粒子沉积粒子沉积到晶片上就形成了薄膜。 2022-3-22集成电路设计基础77 金属层形成金属层形成 用高能粒子从某种物质的表面撞击出原子的用高能粒子从某种物质的表面撞击出原子的物理过程叫物理过程叫 溅射溅射。溅射方法溅

    41、射方法是大规模集成电路生产中用来沉积不同金属,包括铝、铝合金、钛、钨钛合金和钨的应用最为广泛的技术。虽然经常用化学汽相化学汽相沉积或蒸发法沉积或蒸发法来沉积铝,Si,SiO2(硅玻璃)及高熔点的金属硅化物,在某些场合,也用溅射溅射法法来沉积这些薄膜。2022-3-22集成电路设计基础78溅射法优点溅射法优点 在大规模集成电路的生产中,溅射法溅射法之所以能够取代曾经在物理气相沉积中占主要地位的蒸发法蒸发法,是因为它具有以下优点优点:(1)溅射过程可在一个面积很大的靶子上进行,这样就简化厂在大尺寸的硅晶片上沉积薄膜厚度的均匀性问题均匀性问题。(2)在选定的工作条件下,比较容易控制膜厚控制膜厚。只要调节时间调节时间就可以得到所需厚度。(3)溅射法沉积的薄膜的合金成分合金成分比蒸发法容容易控制。易控制。2022-3-22集成电路设计基础79 溅射法的优点溅射法的优点(4)改变加在硅晶片上的偏压和温度可以对薄膜的许多重要性质加以控制,如台阶覆盖和晶粒结构等。(5)在开始溅射沉积以前,可以在真空中先进行溅射消除(表面上的氧化物等)。2022-3-22集成电路设计基础80预习下节课:第第4章章 集成电路特定工艺集成电路特定工艺2022-3-22集成电路设计基础81本节结束(179)谢谢!2022-3-22集成电路设计基础822022-3-22集成电路设计基础83

    展开阅读全文
    提示  163文库所有资源均是用户自行上传分享,仅供网友学习交流,未经上传用户书面授权,请勿作他用。
    关于本文
    本文标题:集成电路设计基础(精)课件.ppt
    链接地址:https://www.163wenku.com/p-2222327.html

    Copyright@ 2017-2037 Www.163WenKu.Com  网站版权所有  |  资源地图   
    IPC备案号:蜀ICP备2021032737号  | 川公网安备 51099002000191号


    侵权投诉QQ:3464097650  资料上传QQ:3464097650
       


    【声明】本站为“文档C2C交易模式”,即用户上传的文档直接卖给(下载)用户,本站只是网络空间服务平台,本站所有原创文档下载所得归上传人所有,如您发现上传作品侵犯了您的版权,请立刻联系我们并提供证据,我们将在3个工作日内予以改正。

    163文库