数字电路逻辑设计课件:7-3.PPT
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《数字电路逻辑设计课件:7-3.PPT》由用户(罗嗣辉)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字电路 逻辑设计 课件
- 资源描述:
-
1、7.3随机存取存储器(RAM)7.3.1 RAM结构结构7.3.2 RAM存储单元存储单元7.3.3 RAM集成片集成片HM6264简介简介7.3.4 RAM存储容量的扩展存储容量的扩展Random Access Memory7.3.1 RAM结构结构存储矩阵存储矩阵将存储单元按阵列形式排列,形成存储矩阵。将存储单元按阵列形式排列,形成存储矩阵。地址译码器地址译码器为了区别不同的为了区别不同的字字,将存放在同一个字的存储单元编为一,将存放在同一个字的存储单元编为一组,并赋予一个号码,称为组,并赋予一个号码,称为地址地址。地址的选择是借助于。地址的选择是借助于地址译地址译码器码器来完成的。来完成
2、的。地址码的位数地址码的位数n与可寻址数与可寻址数N之间的关系为:之间的关系为:N=2=2n。片选与读片选与读/ /写控制电路(写控制电路(I/ /O电路)电路)RAM主要由主要由存储矩阵存储矩阵、地址译码器地址译码器和和读读/ /写控制电路(写控制电路(I/ /O电路)电路)三部分组成。三部分组成。逻辑图逻辑图动画示意动画示意基本基本R- -S触发器触发器7.3.2 RAM存储单元存储单元MOS静态存储单元静态存储单元存储单元存储单元图7-3-2 六管CMOS静态存储单元VDDDDTjTj YjT1T3QQT5T2T4T6Xi位位 线线位位 线线当地址码使得当地址码使得Xi和和Yj均为高电平
3、时,表示均为高电平时,表示选中该单元,即可以对选中该单元,即可以对它进行读写操作。它进行读写操作。由于数据由触发器由于数据由触发器记忆,只要不断电,信记忆,只要不断电,信息就可以永久保存。息就可以永久保存。采用采用CMOS管,所管,所以静态功耗极小。以静态功耗极小。MOS动态存储单元动态存储单元T1G2&T2T3T4T4T5T6TjYjC0C0CG1XiWRVDDVDD预充预充脉冲脉冲读行线读行线写位线写位线写行线写行线读位线读位线D图7-3-3 三管动态NMOS存储单元(1)(1)三管三管NMOS动态存储动态存储单元单元 NMOS管管T2的栅电容的栅电容C用来暂存数据。用来暂存数据。预充电:
4、预充电:读出操作:读出操作:写入操作:写入操作:刷新操作:刷新操作:通过内部的读、通过内部的读、写操作,使写操作,使C中的信息得以中的信息得以长期保持。长期保持。(2)(2)单管单管NMOS动态存储单元动态存储单元图7-3-4 单管NMOS动态存储单元xiTCSC0D位位线线由一个门控管由一个门控管T和一个存储和一个存储信息的电容信息的电容CS组成组成。由于分布电容由于分布电容 C0 CS,所以位线上的读出电压信号很小,所以位线上的读出电压信号很小,需用需用高灵敏度读出放大器高灵敏度读出放大器进行放进行放大;且每次读出后必须立即对该大;且每次读出后必须立即对该单元进行单元进行刷新刷新,以保留原
展开阅读全文