数字电路逻辑设计课件:6-1.PPT
- 【下载声明】
1. 本站全部试题类文档,若标题没写含答案,则无答案;标题注明含答案的文档,主观题也可能无答案。请谨慎下单,一旦售出,不予退换。
2. 本站全部PPT文档均不含视频和音频,PPT中出现的音频或视频标识(或文字)仅表示流程,实际无音频或视频文件。请谨慎下单,一旦售出,不予退换。
3. 本页资料《数字电路逻辑设计课件:6-1.PPT》由用户(罗嗣辉)主动上传,其收益全归该用户。163文库仅提供信息存储空间,仅对该用户上传内容的表现方式做保护处理,对上传内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知163文库(点击联系客服),我们立即给予删除!
4. 请根据预览情况,自愿下载本文。本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
5. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007及以上版本和PDF阅读器,压缩文件请下载最新的WinRAR软件解压。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字电路 逻辑设计 课件
- 资源描述:
-
1、时序逻辑电路时序逻辑电路任何时刻的输出不仅取决于当时的输入信号,任何时刻的输出不仅取决于当时的输入信号,而且还取决于电路原先的工作状态,即与以前的输入信号及输而且还取决于电路原先的工作状态,即与以前的输入信号及输出也有关系。出也有关系。6.1时序逻辑电路概述 CPXQQXCPQTQTQTnnnnn1触发器状态方程:触发器状态方程:CPXQZn 输出方程:输出方程:1TC1CPQ&X&Z图6-1-1 简单时序电路分析分析图图6-1-1所示时序电路。所示时序电路。T 由由T触发器的状态方程和电路的输出方程,可以画出电路的触发器的状态方程和电路的输出方程,可以画出电路的工作波形图。工作波形图。CPX
2、QZQZ(a)(b)(c)(d)图6-1-2 图6-1-1所示电路工作波形 结论:结论:时序逻辑电路时序逻辑电路在结构上有两个特点。在结构上有两个特点。第第一一,包含组合逻辑电路和,包含组合逻辑电路和存储电路两部分。存储电路两部分。第二第二,组合电路至少有一个输出组合电路至少有一个输出反馈到存储电路的输入端,反馈到存储电路的输入端,存储电路的状态至少有一存储电路的状态至少有一个作为组合电路的输入,个作为组合电路的输入,与其他输入共同决定电路与其他输入共同决定电路的输出。的输出。存储电路存储电路组合逻辑组合逻辑电路电路Z(z1,z2,zj)W(w1,w2,wk)Y(y1,y2,yl)X(x1,x2,xi)Z(tn)F X(tn) , Y (tn) 输出函数输出函数W(tn)G X(tn) , Y (tn) 存储电路的激励函数存储电路的激励函数Y(tn+1)H W(tn) , Y (tn) 存储电路的状态方程存储电路的状态方程图6-1-3 时序电路方框图时序电路可分为时序电路可分为同步时序逻辑电路同步时序逻辑电路和和异步时序逻辑电路异步时序逻辑电路。同步时序逻辑电路同步时序逻辑电路,存储电路的状态变更是由时钟脉冲同,存储电路的状态变更是由时钟脉冲同步更新的。步更新的。异步时序逻辑电路异步时序逻辑电路,存储电路的状态变更不是同时,存储电路的状态变更不是同时发生的。发生的。
展开阅读全文