1、-CAL-FENGHAI.-(YICAI)-Company One1 -CAL-本页仅作为文档封面,使用请直接删除模电数电基础笔试总结(总9页)模拟电路(基本概念和知识总揽)1、基本放大电路种类(电压放大器,电流放大器,互导放大器和互阻放大器),优缺点,特别是广泛采用差分结构的原因。2、负反馈种类(电压并联反馈,电流串联反馈,电压串联反馈和电流并联反馈);负反 馈的优点(降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非 线性失真,有效地扩展放大器的通频带,自动调节作用)3、基尔霍夫定理的内容是什么基尔霍夫定律包括电流定律和电压定律。电流定律:在集总电路中,任何时刻,对任一节
2、点,所有流出节点的支路电流代数和恒等于零。电压定律:在集总电路中,任何时刻,沿任一回路,所有支路电压的代数和恒等于零。4、描述反馈电路的概念,列举他们的应用反馈,就是在电子系统中,把输出回路中的电量输入到输入回路中去。反馈的类型有:电压串联负反馈、电流串联负反馈、电压并联负反馈、电流并联负反馈。负反馈的优点:降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非线性失真,有效地扩展放大器的通频带,自动调节作用。电压(流)负反馈的特点:电路的输出电压(流)趋向于维持恒定。5、有源滤波器和无源滤波器的区别无源滤波器:这种电路主要有无源元件R、L和C组成有源滤波器:集成运放和R、C组成
3、,具有不用电感、体积小、重量轻等优点。集成运放的开环电压增益和输入阻抗均很高,输出电阻小,构成有源滤波电路后还具有一定的电压放大和缓冲作用。但集成运放带宽有限,所以目前的有源滤波电路的工作频率难以做得很高。6、基本放大电路的种类及优缺点,广泛采用差分结构的原因。答:基本放大电路按其接法的不同可以分为共发射极放大电路、共基极放大电路和共集电极放大电路,简称共基、共射、共集放大电路。共射放大电路既能放大电流又能放大电压,输入电阻在三种电路中居中,输出电阻较大,频带较窄。常做为低频电压放大电路的单元电路。共基放大电路只能放大电压不能放大电流,输入电阻小,电压放大倍数和输出电阻与共射放大电路相当,频率
4、特性是三种接法中最好的电路。常用于宽频带放大电路。共集放大电路只能放大电流不能放大电压,是三种接法中输入电阻最大、输出电阻最小的电路,并具有电压跟随的特点。常用于电压放大电路的输入级和输出级,在功率放大电路中也常采用射极输出的形式。广泛采用差分结构的原因是差分结构可以抑制零点漂移现象。 7、二极管主要用于限幅,整流,钳位 判断二极管是否正向导通:先假设二极管截止,求其阳极和阴极电位;若阳极阴极电位差 UD ,则其正向导通;若电路有多个二极管,阳极和阴极电位差最大的二极管优先导通;其导通后,其阳极阴极电位差被钳制在正向导通电压(.7V 或.V );再判断其它二极管 【例1】 下图中,已知VA=3
5、V, VB=0V, DA 、DB为锗管,求输出端Y的电位,并说明每个二极管的作用。 DA 12VYABDBR解: DA优先导通,则VY=3=DA导通后,DB因反偏而截止,起隔离作用,DA起钳位作用,将Y端的电位钳制在+。 数字电路(基本概念和知识总揽)1、数字信号:指的是在时间上和数值上都是离散的信号;即信号在时间上不连续,总是发生在一序列离散的瞬间;在数值上量化,只能按有限多个增量或阶梯取值。(模拟信号:指在时间上和数值上都是连续的信号。)2、数字电路主要研究电路输入、输出状态之间的相互关系,即逻辑关系。分析和设计数字电路的数学工具是逻辑代数,由英国数学家布尔1849年提出,因此也称布尔代数
6、。3、逻辑代数有三种最基本的运算:与、或、非。基本逻辑的简单组合称为复合逻辑。4、逻辑代数三个基本规则:代入规则、反演规则和对偶规则。5、化简电路是为了降低系统的成本,提高电路的可靠性,以便使用最少集成电路实现功能。6、把若干个有源器件和无源器件及其导线,按照一定的功能要求制作在同一块半导体芯片上,这样的产品叫集成电路。最简单的数字集成电路就是集成逻辑门,以基本逻辑门为基础,可构成各种功能的组合逻辑电路和时序逻辑电路。7、TTL门电路:是目前双极型数字集成电路使用最多的一种,由于输入端和输出端的结构形成都采用了半导体三极管,所以也称晶体管-晶体管逻辑门电路。TTL与非门是TTL门电路的基本单元
7、。最常用的集成逻辑门电路TTL门和CMOS门。问题集锦1、同步电路和异步电路的区别是什么同步电路:存储电路中所有触发器的时钟输入端都接同一个时钟脉冲源,因而所有触发器的状态的变化都与所加的时钟脉冲信号同步。异步电路:电路没有统一的时钟,有些触发器的时钟输入端与时钟脉冲源相连,这有这些触发器的状态变化与时钟脉冲同步,而其他的触发器的状态变化不与时钟脉冲同步。2、什么是线与逻辑,要实现它,在硬件特性上有什么具体要求将两个门电路的输出端并联以实现与逻辑的功能成为线与。在硬件上,要用OC门来实现,同时在输出端口加一个上拉电阻。由于不用OC门可能使灌电流过大,而烧坏逻辑门。3、解释setup和hold
8、time violation,画图说明,并说明解决办法。Setup/hold time是测试芯片对输入信号和时钟信号之间的时间要求。建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。如果hold time不够,数据同样不能被打入触发器。建立时间(Setup Time)和保持时间(Hold time)。建立时间是
9、指在时钟边沿前,数据信号需要保持不变的时间。保持时间是指时钟跳变边沿后数据信号需要保持不变的时间。如果数据信号在时钟沿触发前后持续的时间均超过建立和保持时间,那么超过量就分别被称为建立时间裕量和保持时间裕量。4、什么是竞争与冒险现象怎样判断如何消除(汉王笔试)在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致叫竞争。产生毛刺叫冒险。判断方法:代数法、图形法(是否有相切的卡诺圈)、表格法(真值表)。如果布尔式中有相反的信号则可能产生竞争和冒险现象。解决方法:一是添加布尔式的消去项;二是在芯片外部加电容;三是加入选通信号。5、名词:SRAM、SSRAM、SDRAM:(S
10、RAM:静态RAM; DRAM:动态RAM; SSRAM:Synchronous Static Random Access Memory同步静态随机访问存储器。它的一种类型的SRAM。SSRAM的所有访问都在时钟的上升/下降沿启动。地址、数据输入和其它控制信号均于时钟信号相关。这一点与异步SRAM不同,异步SRAM的访问独立于时钟,数据输入和输出都由地址的变化控制。SDRAM:Synchronous DRAM同步动态随机存储器6、FPGA和ASIC的概念,他们的区别。(未知) 答案:FPGA是可编程ASIC。ASIC:专用集成电路,它是面向专门用途的电路,专门为一个用户设计和制造的。根据一个用
11、户的特定要求,能以低研制成本,短、交货周期供货的全定制,半定制集成电路。与门阵列等其它ASIC(Application Specific IC)相比,它们又具有设计开发周期短、设计制造成本低、开发工具先进、标准产品无需测试、质量稳定以及可实时在线检验等优点。7、单片机上电后没有运转,首先要检查什么a、首先应该确认电源电压是否正常。用电压表测量接地引脚跟电源引脚之间的电压,看是否是电源电压,例如常用的5V。b、接下来就是检查复位引脚电压是否正常。分别测量按下复位按钮和放开复位按钮的电压值,看是否正确。c、然后再检查晶振是否起振了,一般用示波器来看晶振引脚的波形;经过上面几点的检查,一般即可排除故
12、障了。如果系统不稳定的话,有时是因为电源滤波不好导致的。在单片机的电源引脚跟地引脚之间接上一个的电容会有所改善。如果电源没有滤波电容的话,则需要再接一个更大滤波电容,例如220uF的。遇到系统不稳定时,就可以并上电容试试(越靠近芯片越好)。8、什么是同步逻辑和异步逻辑(汉王笔试) 同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。9、你知道那些常用逻辑电平TTL与COMS电平可以直接互连吗(汉王笔试) 常用逻辑电平:12V,5V,;TTL和CMOS不可以直接互连,由于TTL是在之间,而CMOS则是有在12V的有在5V的。CMOS输出接到TTL是可以直接互连。TTL接到
13、CMOS需要在输出端口加一上拉电阻接到5V或者12V。10、如何解决亚稳态。(飞利浦大唐笔试) 答:亚稳态是指触发器无法在某个规定时间段内达到一个可确认的状态。当一个触发器进入亚稳态时,既无法预测该单元的输出电平,也无法预测何时输出才能稳定在某个正确的电平上。在亚稳态期间,触发器输出一些中间级电平,或者可能处于振荡状态,并且这种无用的输出电平可以沿信号通道上的各个触发器级联式传播下去。解决方法主要有:(1) 降低系统时钟;(2) 用反应更快的FF;(3) 引入同步机制,防止亚稳态传播;(4) 改善时钟质量,用边沿变化快速的时钟信号;(5) 使用工艺好、时钟周期裕量大的器件。11、锁存器、触发器
14、、寄存器三者的区别。触发器:能够存储一位二值信号的基本单元电路统称为“触发器”。锁存器:一位触发器只能传送或存储一位数据,而在实际工作中往往希望一次传送或存储多位数据。为此可把多个触发器的时钟输入端CP连接起来,用一个公共的控制信号来控制,而各个数据端口仍然是各处独立地接收数据。这样所构成的能一次传送或存储多位数据的电路就称为“锁存器”。寄存器:在实际的数字系统中,通常把能够用来存储一组二进制代码的同步时序逻辑电路称为寄存器。由于触发器内有记忆功能,因此利用触发器可以方便地构成寄存器。由于一个触发器能够存储一位二进制码,所以把n个触发器的时钟端口连接起来就能构成一个存储n位二进制码的寄存器。区
15、别:从寄存数据的角度来年,寄存器和锁存器的功能是相同的,它们的区别在于寄存器是同步时钟控制,而锁存器是电位信号控制。可见,寄存器和锁存器具有不同的应用场合,取决于控制方式以及控制信号和数据信号之间的时间关系:若数据信号有效一定滞后于控制信号有效,则只能使用锁存器;若数据信号提前于控制信号到达并且要求同步操作,则可用寄存器来存放数据。综合类问题考查1、二极管的导通时的压降。答:。2、三极管的工作条件。答:B极(基极)在有一定的电压时,发射极电压应该在以上。3、TTL电平的电压值。答:5V上下浮动10%,即。4、电路分析主要讲的是什么,或者是围绕着什么讲的答:两个定理,即基尔霍夫电压定理,基尔霍夫
16、电流定理。5、数字信号处理的实质。答:数字算法或数学算法。通过数学或数字算法实现频谱搬移,从而达到滤波的效果。6、单片机总线。答:数据总线、控制总线、地址总线(三总线)。P0口为I/O口,即可以是数据线,也可以是地址线,倘若都要使用时,要用锁存器将二者分开,做地址线时,充当地址线的低8位,高8位由P2口充当。7、晶振的接法或分类。答:内接晶振和外接晶振。晶振与口线的距离越近越好。否则,会对其他部分造成高频干扰。8、键盘与控制器(或者是单片机)连接时是如何工作的答:通过控制器(或者是单片机)对键盘扫描,即:通过键盘与控制器相连导线上的电平值来判断按下的键盘,从而判断相应的键盘值,通过中断,调用相
17、应的中断服务子程序。一般是通过键盘的行扫描和列扫描判断键盘。9、通信的三种解调方式。答:调频、调相、调幅。10、语音信号的范围和传输比特。答:语音信号的频率为3003400赫兹,取上限频率。一般取4000赫兹,有抽样定理可知最低抽样频率为8000赫兹,中国采用PCM编码调制,即位8段,因此传输比特为64K。(顺便提一点,中国采用的是A律,与欧洲是一样的,即13折线,日本、美国用的是u律,15折线)11、2M带宽。答:语音传输是64K,中国用的是30/32线路系统,64K*32=2048k,即为我们所说的2M.12、无线传输为什么都是用的高频。答:从客观上来说,使用的频段是已经订好的,常用的是8
18、0M120M。从专业角度上来分析,是因为在高频段上能提供较为理想的信道,达到信息良好的传输和带宽的资源有效利用,而且这样所提供的信道带宽也比较宽。13、CDMA技术。答:CDMA技术是码分多址技术,是无线通讯产品和服务的新时代率先开发的、用于提供十分清晰的语音效果的数字技术。通过利用数字编码扩谱无线电频率技术,CDMA能够提供比其他无线技术更好的、成本更低的语音效果、保密性、系统容量和灵活性,以及更加完善的服务。14、CDMA的工作。答:CDMA利用扩谱技术将语音分解成数字化的小片断,然后进行编码,以区别每个电话。因而,大量的用户能够共享相同的频谱,从而大大提高系统的性能。也就是说,CDMA使
19、无线服务提供商将更多的数字化信号挤压到一定的无线网络片断中去。15、常用的信道复用技术。答:频分多路复用(FDM),时分多路复用(TDM),频分多址 (FDMA),时分多址(TDMA),码分多址(CDMA)。16、单片机对系统的滤波。答:单片机对系统只能实现数字滤波,即通过一种数字算法对系统进行滤波。常用的有中值滤波,平滑滤波,程序滤波等。单片机硬件工程师面试试题一、现代通讯网络中广泛使用的交换方式有那两种分组和电路二通常所说的TCP/IP协议对应于OSI模型的哪层你认为网络模型分层有什么好处如果让你来制订网络体系架构,你认为应该遵循什么原则第四(传输)和第三(网络);方便调试和实现;分层实现
20、三两个同步的时钟信号,一个为2M,一个为8K,用双踪示波器观察两个时钟信号,这时应该用哪个信号作为触发信号,为什么8k,所谓触发是同步的手段,如果用2M就不能观察8K了。四逻辑设计中应尽量使用同步设计,什么叫做同步设计异步设计能带来哪些问题在哪些场合可以使用异步设计采用同步时钟的为同步设计。异步可能带来毛刺。(同步的概念,同步为等待事情请求,处理器触发,这当中,你不能做某事,直到处理器回复完你的请求。异步:就是这当中,你还可以做其他的事情。)对于一些不重要的逻辑控制可以采用异步设计。五什么情况下需要考虑高速信号设计,常用的信号匹配方式有哪些,各优缺点传输线延迟与传输线上传输的信号的频率之间的关
21、系是否要需要进行高速信号设计,信号匹配的方法有很多,有源端匹配,末端匹配,源末端匹配,源端匹配应用广泛,末端匹配在特殊场合下应用。线长和波长可比。串联和并联,串联简单但效果一般,并联好但复杂。六提高硬件系统可靠性,应该从哪些方面进行考虑保证系统的可靠性首先要保证各个组成模块的可靠性,采用稳定的电源,功能模块尽量采用成熟电路等;根据功能设计各种测试项进行测试;最后对系统进行可靠性实验。硬件:电源,应用成熟电路,多问厂家,多测试。软件:看门狗,多测试。七、What is PC Chipset (扬智电子笔试)芯片组(Chipset)是主板的核心组成部分,按照在主板上的排列位置的不同,通常分为北桥芯
22、片和南桥芯片。北桥芯片提供对CPU的类型和主频、内存的类型和最大容量ISA/PCI/AGP插槽、ECC纠错等支持。南桥芯片则提供对KBC(键盘控制器)、RTC(实时时钟控制器)、USB(通用串行总线)、Ultra DMA/33(66)EIDE数据传输方式和ACPI(高级能源管理)等的支持。其中北桥芯片起着主导性的作用,也称为主桥(Host Bridge)。除了最通用的南北桥结构外,目前芯片组正向更高级的加速集线架构发展,Intel的8xx系列芯片组就是这类芯片组的代表,它将一些子系统如IDE接口、音效、MODEM和USB直接接入主芯片,能够提供比PCI总线宽一倍的带宽,达到了266MB/s。八
23、、我国无线运行商有那几家中国电信 中国联通 中国移动通讯等。共同的注意点1.一般情况下,面试官主要根据你的简历提问,所以一定要对自己负责,把简历上的东西搞明白;2.个别招聘针对性特别强,就招目前他们确定方向的人,这种情况下,就要投其所好,尽量介绍其所关心的东西。3.其实技术面试并不难,但是由于很多东西都忘掉了,才觉得有些难。所以最好在面试前把该看的书看看。4.虽然说技术面试是实力的较量与体现,但是不可否认,由于不用面试官/公司所专领域及爱好不同,也有面试也有很大的偶然性,需要冷静对待。不能因为被拒,就否认自己或责骂公司。5.面试时要take it easy,对越是自己钟情的公司越要这样。1 基
24、于外部中断的休眠唤醒系统进入休眠前,正确设置外部唤醒中断,才能够唤醒CPU。正确设置唤醒中断源,有3个要点:(1)把对应的GPIO设置为中断功能;(2)明确外部中断触发条件,如将某种唤醒使用的中断源所对应的IO接到一个按键上,需要通过按下按键实现唤醒,需要明确当按下这个按键时,IO接口上的电平会如何变化;(3)根据按键按下时IO电平的变化条件设置EXTINTn寄存器。当按下按键时,IO口上的电平会发生从高到低的变化,那么就设置对应的EXTINTn,使得中断触发条件为Falling edge triggered即下降沿触发。2 MCU无用的IO口应该设置为输入(1)如果从功耗上讲,没有使用的IO口作为输出时,功耗会相应的增加几个ma。如果对电流比较敏感的场所作为输入可以节省几个ma的电流。(2)如果从可靠性上讲,没有使用的IO口作为输出时,如果不小心碰到电源或者地都将导致损坏MCU。作为输入时,高阻态下可以相应提高可靠性。(3)另外如果有内部上拉,应该把没有使用的IO口作为输入,并且内部上拉使能,也可提高系统的抗干扰性